2014重修计组A卷 联系客服

发布时间 : 星期日 文章2014重修计组A卷更新完毕开始阅读054ecb80854769eae009581b6bd97f192379bf7b

:名 姓 线 : 号 学 订 : 业 专 装 :院 学广东工业大学考试试卷 (A) 课程名称: 计算机组成原理 试卷满分 100 分 考试时间: 2014年4 月 22 日 (第9周 星期二) 题 号 一 二 三 总分 评卷得分 评卷签名 复核得分 复核签名 一. 选择题(每题1分,共20分) 1. 在下列机器数______中,零的表示形式是唯一的。 A.原码 B.补码 C.反码 D.原码和反码 2. 下列数中最小的数是______。 A.(101001)2 B.(52)8 C.(133)5 D.(30)16 3. 在定点二进制运算器中,减法运算一般通过______来实现。 A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 4. 若浮点数的阶码和尾数都用补码表示,则判断运算结果是否为规格化数的方法是______。 A.阶符与数符相同为规格化数 B.阶符与数符相异为规格化数 C.数符与尾数小数点后第一位数字相异为规格化数 D.数符与尾数小数点后第一位数字相同为规格化数 5. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。 A.11001011 B.11010110 C.11000001 D.11001001 6. 和外存储器相比,内存储器的特点是______。 A.容量大、速度快、成本低 B.容量大、速度慢、成本高 C.容量小、速度快、成本高 D.容量小、速度快、成本低 7. 闪速存储器被称为______。 A.光盘 B.硬盘 C.固态盘 D.软盘 8. 采用虚拟存储器的目的是______。 A.提高主存储器的存取速度 B.扩大主存储器的存储空间,并能进行自动管理和调度 C.提高外存储器的存取速度 D.扩大外存储器的存储空间 广东工业大学试卷用纸,共5页,第1页

9. 相联存储器是指按______进行寻址的存储器。 A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D.地址指定方式与堆栈存取方式结合 10. 指令系统中采用不同寻址方式的目的主要是______。 A. 实现存储程序和程序控制 B.缩短指令长度、扩大寻址空间、提高编程灵活性 C.可以直接访问外存 D.提供扩展操作码的可能并降低指令 译码难度 11. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。 A. 堆栈寻址方式 B. 立即寻址方式 C.隐含寻址方式 D. 间接寻址方式 12. 用于对某个寄存器中操作数的寻址方式称为______寻址。 A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 13. 中央处理器(CPU)是指______。 A.运算器 B.控制器 C.运算器、控制器和cache D.运算器、控制器和主存储器 14. 在CPU中跟踪指令后继地址的寄存器是______。 A.主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态条件寄存器 15. 在集中式总线仲裁中,______方式响应时间最快。 A.链式查询 B.计数器定时查询 C。独立请求 D。以上三种相同 16. PCI总线的基本传输机制是______。 A.串行传输 B.并行传输 C.DMA式传输 D.猝发式传输 17. 中断向量地址是______。 A.子程序入口地址 B.中断服务子程序入口地址 C.中断服务子程序出口地址 D.中断返回地址 18 在微型机系统中,外围设备通过______与主板的系统总线相连接。 A. 适配器 B. 设备控制器 C. 计数器 D. 寄存器 19 以下四种类型指令中,执行时间最长的是______。 A.RR型指令 B.RS型指令 C.SS型指令 D.程序控制指令 20 为了便于实现多级中断,保存现场信息最有效的方式是采用______。 A. 通用寄存器 B. 堆栈 C. 存储器 D. 外存 21 周期挪用方式多用于______方式的输入输出中。 A. DMA B. 中断 C. 程序传送 D. 通道 22 _____表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 23 微程序控制器中,机器指令与微指令的关系是______。 A.每一条机器指令由一般微指令编成的微程序来解释执行 B.每一条机器指令由一条微指令来执行 C.一段机器指令组成的程序可由一条微指令来执行 D.一条微指令由若干条机器指令组成 24 (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 广东工业大学试卷用纸,共5页,第2页 25 程序控制类指令的功能______。 A. 进行算术运算和逻辑运算 B. 进行主存和CPU之间的数据传送 C. 进行CPU和I/O设备之间的数据传送 D. 改变程序执行的顺序 二.简答题(每小题5分,共30分) 1. 举出CPU中6个主要寄存器的名称及功能。 2. 何谓“总线仲裁”?一般采用何种策略进行仲裁,简要说明它们的应用环境。 3. 在微程序控制的计算机中,下一条要执行的微指令地址都有哪些可能的来源?各发生在什么场合? 4. CPU响应中断应具备哪些条件? 5. DRAM存储器为什么要刷新? 6. 什么叫指令?什么叫指令系统? 三.应用题(共45分) 1.(15分)已知计算机指令字长为16位,其双操作数指令的格式如下: 0 5 6 7 8 15 OP R D 其中OP为操作码,R为通用寄存器地址,试说明在下列各种情况下能访问的最大主存区为多少机器字? (1) D为直接操作数; (2) D为直接主存地址; (3) D为间接地址(一次间址); (4) D为变址的形式地址,假定变址寄存器为R1(字长为16位) 2.(10分)已知X=-0.01111,Y=+0.11001,求[X]补,[-X]补,[Y]补,[-Y]补,X+Y=?,X-Y=?并判断是否溢出? 3.(10分)在下图所示的CPU逻辑框图中,有两条独立的总线和两个独立的存储器。已知指令存储器IM最大容量为16384字(字长18位),数据存储器DM最大容量是65536字(字长16位)。各寄存器均有“打入”(Rin)“送出”(Rout)控制命令,但图中未标出。 (1)指出下列寄存器的位数: 程序计数器PC,指令寄存器IR,累加器AC0、AC1,通用寄存器R0~R3,指令存储器地址寄存器IAR,,指令存储器数据存储器IDR,数据存储器地址寄存器DAR,数据存储器数据寄存器DDR。 (2)设机器指令格式为: 17 13 12 0 OP X 加法指令可写为“ADD X(Ri)”,其功能是(AC0)+((Ri)+X)→AC1,其中((Ri)广东工业大学试卷用纸,共5页,第3页

+X)部分通过寻址方式指向数据存储器DM。现取Ri为R1。画出ADD指令的指令周期流程图,写明“数据通路”和相应的微操作控制信号。 4.(10分)下图是一个二维中断系统,请问: 在中断情况下,CPU和设备的优先级如何考虑?请按降序排列各设备的中断优先级。 若CPU现执行设备B的中断服务程序,屏蔽寄存器IM0、IM1、IM2的状态是什么?如果CPU执行设备D的中断服务程序,IM0、IM1、IM2的状态又是什么? 每一级的IM能否对某个优先级的个别设备单独进行屏蔽?如果不能,采取什么方法可以达到目的? 若设备C一提出中断请求,CPU立即进行响应,如何调整才能满足此要求? 高 优先权 低 0 1 IM20 1IR22级IR设备A设备B设备C高中断优先级排队电路与中断控制逻辑 0 1 IM10 1IR11级IR设备D设备E设备F优先权 0 1 IM00 1IR00级IR设备G设备H设备I低CPU

广东工业大学试卷用纸,共5页,第4页

广东工业大学试卷用纸,共5页,第5页