太原理工大学计算机硬件基础考试习题 联系客服

发布时间 : 星期四 文章太原理工大学计算机硬件基础考试习题更新完毕开始阅读06cc9762c8d376eeafaa319d

7.说出下列指令的错误之处。

(1)MOV CX , DL (2)MOV IP , AX (3)MOV ES , 1234H (4)MOV ES , DS (5)MOV AL , 300 (6)MOV [SP] , AX (7)MOV AX , BX + DI (8)MOV 20H , AH

第6章

1.单项选择题

(1)下列选项中,不符合汇编语言对名字项规定的是( )。 A.名字的第一个字符可以是英文字母 C.名字的有效长度≤31个字符 A.无符号十进制数136

B.名字的第一个字符可以是数字 D.在名字中允许出现$

B.带符号十进制数-120 D.8位二进制数-8的补码表示

B.MOV [SI],[DI] D.MOV [DI],BL B.MOV DS,AX D.MOV ES,AX

D.SHL DX,1

D.传送指

(2)下列选项中,十六进制数88H不能表示的数为( )。 C.压缩型BCD码十进制数88 A.MOV DS,ES C.MOV AX,BL A.MOV CS,AX C.MOV SS,AX A.DIV 2 A.比较指令 令

(7)在下列指令的表示中,不正确的是( )。 A.MOV AL,[BX+SI] C.DEC [BX]

B.JMP SHORT DONI

D.MUL CL

(3)下列选项中,属于合法指令的是( )。

(4)下列传送指令中,属于非法操作的是( )。

(5)将DX的内容除以2,正确的指令是( )。

B.DIV DX,2 B.减法指令

C.SAR DX,1 C.与指令

(6)在进行条件判断前,可用指令形成条件,其中不能形成条件的指令是( )。

(8)下列描述中,执行循环的次数最多的指令是( )。 A.MOV CX,0 B.MOV CX,1 LOP:LOOP LOP LOP:LOOP LOP C.MOV CX,0FFFFH

D.MOV CX,256

LOP:LOOP LOP LOP:LOOP LOP

(9)在进行二重循环程序设计时,下列描述正确的是( )。

A.外循环初值应置外循环之外;内循环初值应置内循环之外、外循环之内 B.外循环初值应置外循环之内;内循环初值应置内循环之内 C.内、外循环初值都应置外循环之外

D.内、外循环初值都应置内循环之外、外循环之内

(10)主程序和所调用的子程序在同一代码段中,子程序的属性应定义为( )。 A.TYPE 2.填空题

(1)十六进制数0FFF8H表示的十进制正数为( ),表示的十进制负数为( )。 (2)若AX=349DH,CX=000FH,则执行指令AND AX,CX后,AX的值是( )。 (3)下面指令序列执行后完成的运算,正确的算术表达式应是( )。

B.WORD

C.NEAR

D.FAR

MOV AL,BYTE PTR X SHL AL,1 DEC AL

MOV BYTE PTR Y,AL

(4)已知AX的值是1234H,执行下述三条指令后,AX的值是( )。

MOV BX,AX NEG BX ADD AX,BX

(5)数据段定义如下:

X1 DB X2 DW X3 DD COUNT

10H , 50 , 1 10H , 20 , 3 ?

EQU X3-X1

变量COUNT的值是( )。

(6)下述程序段完成计算2~20之间的偶数的和,并存于AX中。试在空白处填上适当的指令。

CONT:

LOOP CONT

XOR AX,AX MOV BX,0 ( )

ADD AX,BX ( )

(7)下面程序段是判断寄存器AH和AL中第3位是否相同,如果相同,AH置0,否则AH置全1。试在空白处填上适当指令。

ZERO: MOV NEXT: ??

( )

AND AH , 08H ( )

MOV AH , OFFH JMP NEXT AH , 0

(8)根据如下程序段填空:

MOV AL , 38H MOV BL , 49H CALL SUBO INC AL DEC CL ??

SUBO PROC ADD AL , BL MOV CL , AL DAA RET

SUBO ENDP

上述程序段运行后,AL的值是( ),CL的值是( )。 3.简述上机运行汇编语言程序的过程。

4.简述程序中指令和伪指令的区别。

第7章

单项选择题

(1)主存单元字长64位,访存周期10ns,主存的带宽是( )。 A.8×108B/s B.64×108B/s (2)U盘采用的存储器芯片是( )。 A.DRAM A.SRAM

B.SRAM B.DRAM

C.闪存 C.Cache

D.EPROM D.ROM

(3)下列选项中,( )属于永久性(非易失性)存储器。 (4)下列有关RAM和ROM的叙述中,正确的是( )。 A.RAM是易失性存储器,ROM是非易失性存储器 B.RAM和ROM在正常工作时都可以进行读/写操作 C.RAM和ROM都可用做Cache D.RAM和ROM都需要进行刷新 (5)需要定期刷新的存储器是( )。 A.SRAM

B.DRAM

C.磁盘

D.ROM

(6)在存储器的层次结构中,速度从快到慢的存储器顺序为( )。 A.主存—高速缓存—辅存 C.高速缓存—辅存—主存 A.EPROM

B.磁盘

B.Cache—主存—辅存 D.辅存—主存—Cache

C.8×109B/s D.64×109B/s

(7)不能随机访问的存储器是( )。

C.SRAM D.DRAM

B.降低主存的价格 D.提高主存的可靠性 B.降低主存的价格

(8)在多级存储体系中,Cache的作用是( )。 A.解决主存与CPU之间的速度匹配问题 C.弥补主存容量的不足

(9)在多级存储体系中,虚拟存储器的作用是( )。 A.解决主存与CPU之间的速度匹配问题 C.弥补主存容量的不足

D.提高主存的可靠性

(10)假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )。

A.5%

B.9.5%

C.50%

D.95%

(11)某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( )。

A.1、15 A.18、1 地址是( )

A.0000H

B.0600H

C.0700H

D.0800H

4.比较RAM和ROM的性能和用途。

5.简述存储系统采用层次结构的目的和方法,Cache、主存和外存各担负什么作用?它们

B.2、15 B.17、8

C.1、30 C.19、4

D.2、30 D.18、8

(12)256K×8位的静态存储器芯片的地址线引脚和数据线引脚分别是( )。

(13)假定用若干个2K×4位芯片组成一个8K×8位存储器,则地址0B1FH所在芯片的最小

之间有何关系?

14.某半导体存储器容量为8M×16,选用1M×4位的SRAM芯片构成,计算所需芯片数,写出每组芯片的地址范围。

19.衡量磁盘的技术指标有哪些?如何提高磁盘的性能?

第8章

1.单项选择题

(1)下列选项中( )不是标准总线的英文缩写。 A.USB

B.PCI

C.PCI-E

D.ATX

(2)假设某系统总线在一个总线周期中并行传输8字节信息,总线工作周期是10ns,则总线的数据传输率是每秒( )。

A.80MB A.1ns

B.640MB C. 800MB D.6400MB

B.2.5ns

C.0.5ns C.PCI

D.0.4ns D.ISA

(3)总线的工作频率是2.5GHz,则完成一次总线传输需要( )。 (4)下列总线中,具有即插即用和热拔插功能的是( )。 A.USB和PCI-E B.PCI和PCI-E (5)下列叙述错误的是( )。 A.USB总线可以连接多种外设 C.USB总线是串行总线 (6)下列叙述正确的是( )。 A.PCI总线比PCI-E总线的速度慢

B.PCI总线比PCI-E总线的速度快

C.PCI-E总线兼容PCI总线 D.PCI-E总线和PCI总线都是并行总线 (7)在系统总线的数据线上不可能传送的是( )。 A.指令

B.操作数 C.中断号

D.应答信号

(8)下列选项中的英文缩写均为总线标准的是( )。

A.PCI、CRT、USB、EISA B.ISA、CPI、VESA、EISA C.ISA、SCSI、RAM、MIPS D.ISA、EISA、PCI、PCI-Express (9)下列有关PCI-E总线的叙述错误的是( )。

A.PCI-E总线是并行总线 B.PCI-E总线比PCI总线扩展更加灵活 C.PCI-E总线采用点对点互连技术 7.主板上BIOS芯片的作用有哪些?

D.PCI-E总线比PCI总线的信号线数少

2.总线的定义是什么?衡量总线性能的指标主要有哪些?

B.USB总线支持热拔插功能 D.USB是并行总线

第9章

1.单项选择题

(1)程序查询I/O方式最主要的缺点是( )。 A.接口复杂

B.CPU效率不高 D.不经济

C.不能用在外设

(2)在下列指令中,能对I/O端口进行读/写的是( )。