计算机组成原理复习题 - 图文 联系客服

发布时间 : 星期日 文章计算机组成原理复习题 - 图文更新完毕开始阅读108b005dc77da26924c5b02a

个数常需采用___C___。

A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是___C___。

A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址 15. 描述PCI总线中基本概念不正确的句子是_C、D_____。

A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备

D.系统中只允许有一条PCI总线

9. 为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用

____A__接口。

A.SCSI B.专用 C.ESDI D.RISC 11. I/O标准接口SCSI中,一块主适配器可以连接__B____台具有SCSI接口的设

备。

A.6 B.7 C.8 D.10

1. 没有外存贮器的计算机监控程序可以存放在__B____。

A RAM B ROM C RAM 和 ROM D CPU

2.如果浮点数用补码表示,则判断下列哪一项的运算结果是规格化数___C___。 A 1.11000 B 0.01110 C 1.00010 D0.01010

3. 在定点二进制运算其中,减法运算一般通过___D___来实现

A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 补码运算的十进制加法器 D 补码运算的二进制加法器 4. 某计算机字长32位,其存储容量为 4 MB,若按半字编址,它的寻址范围是__B____。

A 0——4MB B 0——2MB C 0——8M D 0——1MB

5. 在虚拟存贮器中,当程序正在执行时,由__D____完成地址映射。

A 程序员 B 编译器 C 装入程序 D 操作系统 6. 指令系统中采用不同寻址方式的目的主要是__B____。

A 实现存贮程序和程序控制 B 缩短指令长度,扩大寻址空间,提高编程灵活性 C 可以直接访问外存 D 提供扩展操作码的可能并降低指令译码难度 7. 同步控制是___C___。

A只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 8. 以下描述中基本概念不正确的句子是___A___。

A PCI 总线不是层次总线

B PCI 总线采用异步时序协议和分布仲裁策略 C FUTURE BUS+ 总线能支持64位地址

D FUTURE BUS+ 总线适合于高成本的较大规模计算机系统 9. 用于笔记本电脑的外存储器是___C___。

A 软磁盘 B 硬磁盘 C 固态盘 D 光盘

10. 周期挪用方式常用于___A___方式的输入/输出中 。

A DMA B 中断 C 程序传送 D 通道

1. MOS和PMOS场效应管的导电类型分别为_B_____。

A.电子和电子 B.电子和空穴 C.空穴和电子 D.空穴和空穴

2. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是

___D___。

A.11001011 B.11010110 C.11000001 D.1100100 3. 运算器的主要功能是进行___C___。

A.逻辑运算 B.算术运算 C.逻辑运算与算术运算 D.初等函数的运算 4. 某计算机字长16位,它的存贮容量是64K,若按字编址,那么它的寻址范围是

___B___。

A.0~64K B.0~32K C.0~64KB D.0~32KB 5. 主存贮器和CPU之间增加cache的目的是__A____。

A.解决CPU和主存之间的速度匹配问题 B.扩大主存贮器的容量 C.扩大CPU中通用寄存器的数量 D.既扩大主存的容量,又扩大CPU通

用寄存器的数量

6. 用于对某个寄存器中操作数的寻址方式称为____C__寻址。

A.直接 B.间接 C.寄存器直接 D.寄存器间接 7. 异步控制常用于__A____作为其主要控制方式。

A.在单总线结构计算机中访问主存与外围设备时 B.微型机的CPU控制中 C.组合逻辑控制的CPU中 D.微程序控制器中

8. 系统总线中地址线的功能是___D___。

A.选择主存单元地址 B.选择进行信息传输的设备

C.选择外存地址 D.指定主存和I/O设备接口电路的地址 9. 在微型机系统中,外围设备通过__A____与主板的系统总线相连接。

A.适配器 B.设备控制器 C.计数器 D.寄存器 10. 发生中断请求的条件是__BCD____。

A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束

1. 某寄存器中的值有时是地址,因此只有计算机的__C____才能识别它。

A.译码器 B.判别程序 C.指令 D.时序信号 2. 若[X]补=11010011,则X的十进制数真值是___C___。

A.71 B.48 C.65 D.63

3. 按其数据流的传送过程和控制节拍来看,陈列乘法器可认为是_B_____。

A.全串行运算的乘法器 B.全并行运算的乘法器 C.串-并行运算的乘法器 D.并-串行运算的乘法器 4. 存贮单元是指__B____。

A.存放一个二进制信息位的存贮元 B.存放一个机器字的所有存贮元集合 C.存放一个字节的所有存贮元集合 D.存放两个字节的所有存贮元集合

5. 相联存贮器是按_C_____进行寻址的存贮器。

A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D.地址指定与堆栈 6. 寄存器间接寻址方式中,操作数处在_B_____。

A.通用寄存器 B.主存单元 C.程序计数器 D.堆栈 7. 下面描述的RISC机器基本概念中不正确的句子是_ACD_____。

A.RISC机器不一定是流水CPU B.RISC机器一定是流水CPU C.RISC机器有复杂的指令系统 D.CPU配置很少的通用寄存器 8. 描述当代流行总线结构中基本概念不正确的句子是__AC____。

A.当代流行总线的结构不是标准总线

B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C.系统中只允许有一个这样的CPU模块

9. CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量是

___B___。

A.512KB B.1MB C.256KB D.2MB

10. 一台计算机对n个数据源进行分时采集,送入主存,然后分时处理。采集数据时,

最好的方案是使用__D____。

A.堆栈缓冲区 B.一个指针的缓冲区

C.两个指针的单缓冲区 D.几个指针的几个缓冲区

1. 下列数中最大的数为___B___。

A.(10010101)2 B.(227)8 C.(96)8 D.(143)5

2. IEEE754标准规定的32位浮点数中,符号位为1位,阶码为8位,则它所能表示

的最大规格化正数为__A____。

A.+(2 – 223)×2+127 B.+(1 – 223)×2+127 C.+(2 – 223)×2+255 D.2+127 + 227

3. 四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能__B____。

A.行波进位 B.组内先行进位,组间先行进位

C.组内先行进位,组间行波进位 D.组内行波进位,组间先行进位

4. 某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是_A_____。

A.0-1M B.0-4MB C.0-4M D.0-1MB

5. 以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传

输率最高的是____C__。

A.DRAM B.SRAM C.闪速存储器 D.EPROM 6. 位操作类指令的功能是__C____。

A.对CPU内部通用寄存器或主存某一单元任一位进行状态检测(0或1) B.对CPU内部通用寄存器或主存某一单元任一位进行状态强置(0或1) C.对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置 D.进行移位操作

7. 操作控制器的功能是___D___。

A.产生时序信号 B.从主存取出一条指令 C.完成指令操作的译码

D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令

8. 采用串行接口进行七位ASCⅡ码传送,带有一位奇偶校验位为1位起始位和1位

停止位,当波特率为9600波特时,字符传送速率为___A___。 A.960 B.873 C.1371 D.480

9. 3.5英寸软盘记录方式采用____C________。

A.单石双密度 B.双石双密度 C.双面高密度 D.双石单密度 10.通道对CPU的请求形式是__B____。

A.自陷 B.中断 C.通道命令 D.跳转指令

1. 2000年超级计算机最高运算速度达到__B____次。

A. 100亿次 B. 1000亿次 C. 5000亿次 D. 10000亿次

2. 某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大

正整数是__A____。

A.+(231-1) B.+(230-1) C.+231 D.+232

3. 在定点运算器中,无论采用双符号位还是单符号位,必须有___C___,它一般用

______来实现。

A.译码电路 与非门 B.编码电路 或非门 C.溢出判断电路 异或门 D.移位电路 与或非门 4. 交叉存贮器实质上是一种___A___存贮器,它能______执行______独立的读写操作。

A.模块式 并行 多个 B.模块式 串行 多个 C.整体式 并行 一个 D.整体式 串行 多个 5. 双端口存储器所以能高速进行读写,是因为采用___B___。

A.高速芯片 B.两套相互独立的读写电路 C.流水技术 D.新型器件

6. 堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈

顶单元,如果操作动作是:(A)→MSP,(SP)-1→SP,那么出栈操作的动作应为____B__。 A.(MSP)→A,(SP)+1→SP B.(SP)+1→SP,(MSP)→A C.(SP)-1→SP,(MSP)→A D.(MSP)→A,(SP)-1→SP 7. 描述流水CPU基本概念不正确的句子是_ABC_____。

A.流水CPU是以空间并行性为原理构造的处理器 B.流水CPU一定是RISC机器 C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

8. 多总线结构的计算机系统,采用__C____方法,对提高系统的吞吐能力最有效。

A.多口存贮器 B.提高主存的速度

C.交叉编址多模存贮器 D.高速缓冲存贮器 9. 带有处理器的设备一般称为__A____设备。

A.智能化 B.交互式 C.远程通信 D.过程控制 10.通道程序是由___B___组成。

A.I/O指令 B.通道指令(通道控制字) C.通道状态字

1. 50年代,为了发挥___C___的效率,提出了______技术,从而发展了操作系统,通

过它对______进行管理和调度。 A.计算机 操作系统 计算机