发布时间 : 星期一 文章PECL更新完毕开始阅读4d150cb051e79b8968022689

图 4. 直流耦合与交流耦合情况下,CML

输出波形

3.2 CML输入结构

CML输入结构有几个重要特点,这也使它在高速数据传输中成为常用的方式。如图5所示,Maxim公司的CML输入结构的输入阻抗为50Ω,易于端接。输入晶体管作为射随器,后面驱动一个差分对放大器。

图 5. CML输

入电路配置

表II以MAX3831/MAX3832为例列出了CML的输出和输入技术参数。

表II. CML输入和输出规格(负载 = 50Ω至VCC)

注:Maxim不同产品的CML输入灵敏度不同(如MAX3875、MAX3876)。

4 LVDS接口

LVDS用于低压差分信号点到点的传输,该方式有若干优势,使其更具有吸引力。较小的信号摆幅使得功耗较低,一般负载阻抗为100Ω的差分线上的电流不超过4mA。这一特征使得LVDS适合做并行数据传输。此外信号的电平很低,从而使得该结构可以在2.5V的低电压下工作。LVDS输入信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许驱动器和接收器两端地电势有±1V的落差。

4.1 LVDS输出结构

Maxim公司LVDS输出结构在低功耗和高速方面做了优化,电路如图6所示。电路差分输出阻抗典型值为100Ω,表III列出了其它一些输出指标。

图6. LVDS输出结构

4.2 LVDS输入结构

LVDS输入结构如图7所示,IN+与IN-输入差分阻抗为100Ω。为适应共模电压宽范围内的变化,输入级还包括一个自适应电平转换电路,该电路将共模电压设置为一固定值,该电路后面是一个施密特触发器。施密特触发器的输入门限具有滞回特性,触发器后级是差分放大器。

图7. LVDS输入结构

表III总结了Maxim公司LVDS输入与输出技术指标(适用于MAX3831、MAX3832和MAX3890)。

表III. LVDS输入和输出规格

5 接口互连

5.1 CML到CML的连接

如果接收器与发送器之间采用相同的VCC电源,CML驱动器输出可以直流耦合到CML接收器输入,无需额外的元件。如果接收器与发送器采用不同的电源,系统需要用交流耦合方式。交流耦合情况下,耦合电容应足够大,以避免信号包含一长串相同数字时导致过大的低频衰减(参考应用笔记HFAN-1.1)。图8给出了CML与CML之间的连接。