计算机组成原理试卷及答案 - 图文 联系客服

发布时间 : 星期五 文章计算机组成原理试卷及答案 - 图文更新完毕开始阅读52c3fdcb83d049649a665825

3) 求出尾数和 00.11101 + 00.00101 = 01.00010 (2分) 4) 规格化并判断结果溢出

因为尾数运算的双符号位不同,因此,需要对结果进行左移规格化,并将阶码加1, 则[X+Y]补 =01000,00.10010 (2分)

由于阶码的双符号位不同,因此,该浮点运算结果发生溢出,且是正溢出(2分)

2、要点:

解; [X]补 = 11.10101 , [Y]补= 00.01011

[2X]补 = 11.01010 , [-Y]补= 11.10101 (2分) [2X]补 + [-Y]补 = 10.11111 (2分)

结果的双符号位不同,故运算结果溢出.。 (1分)

3、要点:

1) [X]补=0.1101, [Y]补=0.1011 , [-X]补=1.0011 (1分)

2)按照补码一位乘法的运算过程正确,且得到[XY]补=0.10001111 (6分) 3)求出真值 (1分)

六. 设计综合题(15分)

1) A:DR(数据缓冲寄存器,缓冲数据)

B:IR(指令寄存器,存放指令)

C:AR(地址寄存器,存放访问主存的地址) D:PC(程序计数器,用于表示指令地址)

得分要点:指出了各代表的寄存器名称和相应的作用每项各1分,共8分 2)指令的数据通路:

IR(B) ? AR (C) ? MM ? DR(A) ? ALU ? AC 7分

得分要点:

只要通路正确,其他表现形式也可给分,但如果只用了A 、B 、C、D等来表示,则不给分。

期末试卷五

一.选择题(每小题1分,共20分)

1. 对计算机的产生有重要影响的是______。

A.牛顿 维纳 图灵 B.莱布尼兹 布尔 图灵 C.巴贝奇 维纳 麦克斯韦 D.莱布尼兹 布尔 克雷

2. 定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。

15 15151515151515

A.-2─2-1 B.-2-1─2-1 C.-2+1─2 D.-2─2 3. 下列数中最小的数是______。

A.(101001)2 B.(52)8 C.(2B)16 D.(44)10 4. 已知X<0且[X]原 = X0.X1X2?Xn,则[X]补可通过______求得。

A.各位求反,末位加1 B.求补 C.除X0外各位求反末位加1 D.[X]反-1 5. 运算器虽有许多部件组成,但核心部件是______。

A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器 6. EPROM是指______。

A.读写存储器 B.只读存储器

C.可编程的只读存储起器 D.光擦除可编程的只读存储器

7. 某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是______。

A.0 ─ 4MB B.0 ─ 2MB C.0 ─ 2M D.0 ─ 1M 8. 双端口存储器所以能高速进行读写,是因为采用______。

A.高速芯片 B.两套相互独立的读写电路 C.流水技术 D.新型器件

9. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。

A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 10. 指令周期是指______。

A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间 C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间 11. 同步控制是______。

A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式 C.由统一时序信号控制的方式 D.所有指令控制时间都相同的方式 12. 从信息流的传送效率来看,______工作效率最低。

A.三总线系统 B.单总线系统 C.双总线系统 D.多总线系统 13. 一个256K×8的DRAM芯片,其地址线和数据线总和为

A.16 B.18 C.26 D.30 14. 算术右移指令执行的操作是______。

A.符号位填0,并顺次右移1位,最低位移至进位标志位 B.符号位不变,并顺次右移1位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 D.符号位填1,并顺次右移1位,最低位移至进位标志位 15. 微程序控制器中,机器指令与微指令的关系是______。

A.每一条机器指令由一段微指令编成的微程序来解释执行 B.每一条机器指令由一条微指令来执行

C.一段机器指令组成的程序可由一条微指令来执行 D.一条微指令由若干条机器指令组成 16. 以下描述中基本概念不正确的是______。

A.PCI总线是层次总线

B.PCI总线采用异步时序协议和分布式仲裁策略 C.Futurebus+总线能支持64位地址

D.Futurebus+总线适合于高成本的较大规模计算机系统 17. 计算机的外围设备是指______。

A.输入/输出设备 B.外存储器 C.远程通信设备 D.除了CPU和内存以外的其它设备

18. CRT的颜色数为256色,则刷新存储器每个单元的字长是______。

A.256位 B.16位 C.8位 D.7位 19. 通道对CPU的请求形式是______。

A.自陷 B.中断 C.通道命令 D.跳转指令 20. 中断向量地址是______。

A.子程序入口地址 B.中断服务例行程序入口地址 C.中断服务例行程序入口地址的指示器 D.中断返回地址

二.填空题(每空1分,共20分)

1. 按IEEE754标准,一个浮点数由A.______、B.______、C.______三个域组成。

2. 闪速存储器能提供高性能、低功耗、高可靠性以及A.______能力,因此作为B.______

用于便携式电脑中。

3. 寻址方式按操作数的物理位置不同,多使用A.______型和B.______型,前者比后者执

行速度快。

4. 堆栈是一种特殊的A.______寻址方式,它采用B.______原理。按构造不同,分为寄存

器堆栈和C.______堆栈。

5. 当今的CPU芯片除了包括定点运算器和控制器外,还包括A.______、B.______、运算

器和C.______管理等部件。

6. 奔腾CPU中L2级cache的内容是A.______的子集,而B.______内容又是L2级cache

的子集。

7. 为了解决多个A.______同时竞争总线B.______,必须具有C.______部件。

8. 并行I/O接口A.______和串行I/O接口B.______是两个目前最具权威性和发展前景的

标准接口。

三.简答题(每题5分,共20分)

1. 什么是闪速存储器?它有哪些特点? 2. 说明总线结构对计算机系统性能的影响。 3. 什么是CISC?CISC指令系统的特点是什么?

4. 指令和数据均存放在内存中,CPU如何从时间和空间上区分它们是指令还是数据?

四.应用题(每题5分,共40分)

1. 设[X]补 = X0.X1X2?Xn,求证: [X/2]补 = X0.X0X1X2?Xn 。

2. 某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请按串行进位方式写出C4C3C2C1的逻辑表达式。

3. 存储器容量为32字,字长64位,模块数m = 8,用交叉方式进行组织。存储周期T =

200ns, 数据总线宽度为64位,总线传输周期τ = 50ns。问该存储器的带宽是多少? 4. 指令格式结构如下所示,试分析指令格式特点。

15 12 11 9 8 6 5 3 2 0 OP 寻址方式 寄存器 寻址方式 寄存器 源地址 目标地址 5. 用时空图法证明流水CPU比非流水CPU具有更高的吞吐率。

6. 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周

期,总线时钟频率为33MHz,求总线带宽是多少? 7. 一个基本的DMA控制器应包括哪些逻辑构件?

8. 某刷新存储器所需的带宽为160MB/S。实际工作时,显示适配器的几个功能部分要争用

刷存的带宽。假定总带宽的50%用于刷新屏幕,保留50%带宽用于其他非刷新功能。问刷存总带宽应为多少?为达到这样的刷存带宽,应采取何种技术措施?

期末试卷五答案

一.选择题

1. B 2. A 3. A 4. C 5. B 6. D 7. C 8. B 9. C 10. C 11. C 12. B 13. C 14. B 15. A 16. B 17. D 18. C 19. B 20. C

二.填空题

1. A.符号位 B.阶码 C.尾数 2. A.瞬时启动 B.固态盘 3. A.RR B.RS

4. A.数据 B.先进后出 C.存储器 5. A.cache B.浮点 C.存储 6. A.主存 B.L1级cache

7. A.主设备 B.控制权 C.总线仲裁 8. A.SCSI B.IEEE1394

三.简答题

1. 解:闪速存储器是高密度、 非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。 闪速存储器的特点:(1)固有的非易失性,(2)廉价的高密度,(3)可直接执行,(4)固态性能。

2. (1)最大存储容量

单总线系统中,最大内存容量必须小于由计算机字长所决定的可能的地址总 线。

双总线系统中,存储容量不会受到外围设备数量的影响 (2)指令系统

双总线系统,必须有专门的I/O指令系统 单总线系统,访问内存和I/O使用相同指令 (3)吞吐量

总线数量越多,吞吐能力越大

3. CISC是复杂指令系统计算机的英文缩写。其特点是:

(1) 指令系统复杂庞大,指令数目一般多达2、3百条。 (2) 寻址方式多 (3) 指令格式多 (4) 指令字长不固定 (5) 可访存指令不加限制

(6) 各种指令使用频率相差很大 (7) 各种指令执行时间相差很大