微机原理复习题(教师版) 联系客服

发布时间 : 星期三 文章微机原理复习题(教师版)更新完毕开始阅读565e4a0833687e21af45a964

一、单项选择题 1、8086/8088是() A、个人计算机 A、“E” A、258

B、小型计算机 B、“d”

C、微机系统 C、“9”

D、296

D、以上都不对

D、微处理器 2、十六进制30H表示ASCII码字符“0”,那么十六进制39H表示ASCII码字符()

D、“%”

3、下列4个无符号数十进制整数中,能用8个二进制位表示的是()

B、134

C、313

4、 计算机中常用的BCD码是() A、二进制数

B、十六进制数 B、ALU、BIU

C、二进制编码的十进制数 C、EU、BIU

5、微处理器8086从功能上把内部结构分为两大部分,即() A、CPU、ALU 6、1MB是()

A、1000×1000 b B、1024×1024 b 7、由CS和IP的内容表示的是() A、可执行代码的长度

B、当前正在执行的指令的段地址和偏移地址 D、代码段的首地址

C、下一条待执行的指令的段地址和偏移地址 8、8086的IP中存放的是() A、当前正在执行的指令

B、下一条要执行的指令

D、指令中的操作数

C、20000H D、20,8 D、2,7

D、算术运算和逻辑运算

D、98000H

C、下一条要执行的指令的偏移地址 A、09800H A、16,16 A、3,6 A、算术运算 A、0.8 us A、状态 A、时钟周期 A、16

B、26000H

C、1000×1000 B D、1024×1024 B D、CPU、BIU

9、如果(CS)=1800H,(IP)=8000H,则微处理器要执行的下条指令的物理地址为() 10、8086 CPU具有()根地址线,()数据线

B、16,8 B、6,3 B、逻辑运算

C、20,16 C、7,2

11、8086/8088的状态标志有()个,控制标志有()个 12、CPU中运算器的主要功能是()

C、函数运算和浮点运算 C、200 ns C、地址 C、指令周期 C、8

D、200 us D、其他

D、基本指令执行时间 D、4

13、当CPU时钟频率为5MHz时,则其一个基本总线周期是()

B、500 ns

14、在8086中,一个基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU往总线上发()信息

B、数据 B、总线周期 B、20

15、8086CPU访问一次存储器或I/O接口所花的时间,称为一个() 16、8088的分时复用的数据/地址的宽度为() 17、8086能访问的存储器空间的大小是()字节 A、64K

B、1MB

C、128K

D、16M

18、8088CPU复位后,程序重新开始执行的逻辑地址是() A、FFFFH:FFF0H C、0000H:FFFFH

B、FFFFH:0000H D、0000H:0000H

C、DT/R D、BHE/S7

19、8086 CPU中,()引脚信号是决定最大或最小工作模式的控制信号。 A、M/IO B、MN/MX

20、8086/8088由最小方式改为最大方式,应改接的引脚是() A、TEST

B、LOCK

C、BHE/S7 D、MN/MX 21、8086工作在最大方式下,总线控制器使用芯片()

A、8284 A、2片8282 A、00 A、101

B、8286 B、3片8282

C、8288

D、8282

D、3片8286

22、为8086提供地址锁存,需要()

C、2片8286 D、11 D、111

23、8086工作在最小方式下进行写内存操作,引脚M/IO、DT/R是()

B、01 B、110

C、10 C、100 24、8088工作在最小方式下,引脚M/IO、DT/R、DEN是()表示读I/O端口操作 25、受CLI和STI 指令控制的中断是( ) A、NMI B、INTR A、000H — FFFH A、122A0H A.、1个

C、INT n D、单步中断

C、00000H — FFFFFH C、03156H

D、0000H — FFFFH 26、在8086/8088微机系统中,可访问的I/O端口地址范围为( )

B、000H — 3FFH B、12300H

27、一个数据的有效地址是2140H,(DS)=1016H,则该数据所在内存单元的物理地址为()

D、31600H

28、CPU对INTR中断的响应过程是执行()INTA总线周期。

B、 2个

C、3个

D、4个

29、8086在响应中断请求时()

A、INTA输出一个负脉冲,将中断类型码从AD0-AD7读入 B、INTA输出两个负脉冲,在第一个负脉冲时读入中断类型码 C、INTA输出一个负脉冲,再进行一次IO读周期,读取中断类型码 D、INTA输出两个负脉冲,在第二个负脉冲时读入中断类型码 30、8086用于区分奇地址和偶地址的引脚是() A、BHE;A0 A、10 A、2

B、ALE;A0

C、00

C、M/IO;A0 D、11

D、8

D、M/IO;BHE

32、8086系统中若访问奇存储体的一个字节单元,则此时BHE和A0是()状态

B、01 B、4

33、8086/8088可用来间接寻址的寄存器有()个

C、6

34、现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为() A、B000H,1000H B、0000H,0FFFH 35、取某条指令,其物理地址=() A、(SS)×10H+SP B、(CS)×10H+IP C、(DS)×10H+偏移地址 D、(ES)×10H+偏移地址

36、以下寄存器中,与堆栈段无关的寄存器是() A、SP

B、BP

C、BX

D、SS

C.相对寻址 D、基址变址寻址

37、指令MOV AX, [BX][SI]中源操作数的寻址方式是() A、寄存器间接寻址 B、变址寻址

38、指令MOV AX, ES:[BX][DI]中源操作数的物理地址是()

A、16d×(DS)+(BX)+(DI) B、16d×(SS)+(BX)+(DI) C、16d×(CS)+(BX)+(DI) D、16d×(ES)+(BX)+(DI) 39、已知AX的内容为5555H,执行XOR AX,AX指令后,AX的内容为() A、5555H A、NEG AX

B、0055H

C、5500H

D、0000H

40、将累加器AX的内容求反,正确的操作是()

B、XOR AX, 0FFFFH D、CMP AX, AX

C、TEST AX, AX

C、B000H,0FFFH D、B000H,00FFH

41、下列哪条指令不能将AX的内容清零()

A、AND AX, 0 C、SUB AX, AX A、20102H A.、CF=1 A、直接寻址

B、XOR AX, AX D、CMP AX, AX B、20101H

C、200FEH

D、200FFH 42、假定(SS)=2000H,(SP)=0100H,(AX)=2107H,执行指令PUSH AX之后,存放数据21H的物理地址是() 43、 条件转移指令JNZ的测试条件是()

B、CF=0 B、间接寻址

C、ZF=1

D、ZF=0 D、存储器寻址

44、假设VAR为变量,指令MOV BX, OFFSET VAR源操作数的寻址方式是()

C、立即数寻址

45、EPROM存储器对信息保存能力下列说法正确的是() A、只要存储器不受损坏,可永远保存信息 B、只要电源不掉电,可永远保存信息 C、配有刷新电路,可维持运行中的信息 D、不要受到紫外线的照射,可长期保存信息 46、EEPROM存储器属于( ): A、只读存储器 B、随机存储器 A、128片

B、16片

C、8片

C、动态随机存储器 D、静态随机存储器 D、32片

47、用4K×8的存储芯片,构成64K×8的存储器,需使用多少片() 48、DRAM 2116(16K×1)外部引脚有() A、7条地址线,2条数据线 C、14条地址线,2条数据线 A、8, 512 A、A0 — A10

B、7条地址线,1条数据线 D、14条地址线,1条数据线

C、18, 8 C、A11— A15

D、19, 8

D、A10— A15

49、某 RAM芯片其存储容量为512K×8位,该芯片的地址线和数据线数目为( )。

B、512, 8 B、A0 — A15

50、用6116(2K×8)芯片组成一个64KB的存储器,可用来产生地址片选信号的地址线是 ( ) 51、6116(2K×8)芯片的片内地址线和数据线分别是 ( ) A、A0 — A15 和D0 — D7 C、A0 — A11 和D0 — D7 52、DRAM的主要缺点是() A、存储容量小 A、1K×4

B、存取速度低 B、2K×8

C、功耗大 C、512×4

D、外围电路复杂 D、1K×8

D中断方式传送 D、存储器

53、有一SRAM芯片,地址引脚有10根,数据引脚有4根,该芯片容量是() 54、在数据传送过程中,不需要CPU介入的传送方式是() A、无条件传送 A、CPU A、地址总线

B、查询方式传送 B、外部设备 B、控制总线

C、DMA方式 C、DMAC

55、在DMA传送过程中,实现总线控制的部件是()

56、I/O接口(设备)与CPU交换信息,其状态信息是通过( )总线传送给CPU的。

C、数据总线

D、三者均可

D、单步中断

57、在8086中断系统中,优先级最高的硬件中断是() A、可屏蔽中断

B、除法出错中断

C、非屏蔽中断

58. 以下关于内部中断的叙述,哪一个是正确的( ): A、中断源来自INTR引脚的硬信号

B、执行 INT n 软中断指令后,可以产生一次内部中断 C、内部中断服务程序入口地址不需要存放在中断向量表中 D、CLI 指令可以关闭内部中断

59、8086/8088是向量中断,其中断服务程序的入口地址由( )提供 A、外部中断源

B、CPU的中断逻辑电路

B、A0 — A10 和D0 — D7 D、A0 — A11 和D0 — D15

C、从中断控制器中读回中断类型码左移2位 60、8086 CPU 的中断向量表地址范围是() A、00000H ~ 003FFH C、00000H ~ 000FFH A、256 B、512 62、中断向量地址是() A、子程序入口地址 C、中断服务程序入口地址

二、填空题

1、十进制数无符号数254,用8位二进制表示为 【11111110】

2、若X=-1,Y=-127,字长n=16,则[X]补= H,[Y]补= H,[X+Y]补= H,[X-Y]补= H。【0FFFFH,0FF81H,0FF80H,007EH】

注:[X]补=[X=-1]补=[1111,1111 1000,0001]补=[1111,1111 1111,1111]=0FFFFH [Y]补=[Y=-127]补=[1111,1111 1111,1111]补=[1111,1111 1000,0001]=0FF81H [X+Y]补=[(-1)+(-127)]补=[-128]补=[1111,1111 1000,0000]=0FF80H [X-Y]补==[(-1)-(-127)]补=[+126]补=[0000,0000 0111,1110]=007EH 3、一个总线周期至少包括_______个时钟周期,8086通过数据总线对规则字进行一次访问所需______个总线周期,对非规则字进行一次访问则需________个总线周期。 【4, 1, 2】

4、8086存储器中,对存放的字,若其低位字节在奇数地址,高位字节在其后相邻的偶数地址,则这样存放的字称为 ,若其低位字节在偶数地址,高位字节在其后相邻的奇数地址,则这样存放的字称为 。【非规则字,规则字】 5、根据所传送信息的内容与作用不同,可将系统总线分为________、地址总线和________。【数据总线,控制总线】 6、在8086微机系统中,逻辑地址是指在程序和指令中表示的一种地址,它包括两部分:_____和_____。 【段首地址,段内偏移】

7、8086 CPU有 条数据总线, 条地址总线,能寻址的内存物理空间为 ;而8088 CPU则有 条外部数据总线。【16,20,1MB,8】

8、在8086最小工作方式中,若对存储器进行读操作,则CPU输出控制信号M/IO= ,RD= , WR= 【1,0,1】

9、主频为5MHz 的8086 CPU ,一个基本总线周期是 。【0.8us】

10、8086CPU从内部功能上可分为_______和_______两个独立的功能部件【BIU,EU】

11、8286是 位的数据总线收发器芯片,在8086最小方式的典型配置中需 片8286【8,2】

12、8086/8088CPU中接受不可屏蔽中断是由 引脚得到的,接受可屏蔽中断是由 引脚得到的【NMI,INTR】 13、当ALE=1时,8086/8088CPU的地址/数据总线AD0~AD15上传送的是______信息;当ALE=0时,8086/8088CPU的地址/数据总线AD0~AD15上传送的是_____信息。【地址,数据】

14、假设(DS)=0B000H,(BX)=008AH,(0B08AH)=05AEH,(0B08CH)=4000H,当执行LES DI, [BX]后,(DI)= , (ES)= 。【05AEH,4000H】

注:指令操作为:DS:[BX]→4个内存单元,[WL=(0B08AH)=05AEH)→DI, (WH=(0B08CH)=4000H)→ES] 15、使用1条指令将寄存器BX高四位取反,指令为________【XOR BX, 0F000H】 16、使用1条指令将寄存器BX低四位置1,指令为________【OR BX, 000FH】 17、使用1条指令将寄存器BX低四位清0,指令为________。【AND BX, 0FFF0H】 18、执行XOR AX,AX 后,AX 寄存器的值为 【0】

B、中断服务程序入口地址所在单元的地址 D、中断服务程序的返回地址

B、20000H ~ 203FFH D、00000H ~ 007FFH

C、1024 D、2048

D、中断类型码乘4所指向的向量地址表中读出 61、8086 CPU 的中断向量表占( )字节。