基于VerilogHDL数字频率计设计与实现 联系客服

发布时间 : 星期日 文章基于VerilogHDL数字频率计设计与实现更新完毕开始阅读57d7f0af182e453610661ed9ad51f01dc381572c

基于Verilog HDL数字频率计设计与实现

课程设计任务书

学院:计算机与通信工程学院 专业:网络工程专业

计算机组成原理课程设计 郭祥斌 2010~2011学年第一学期17~18周 课程名称 学生姓名 题 目 主要内容: 时 间 指导老师 陈沅涛 (1)数字频率计前端信号的放大整形处理 (2)数字频率计的Verilog HDL设计实现 (3)数字频率计的CPLD/FPGA制作 要求: (1)通过对相应文献的收集、分析以及总结,给出相应课题的背景、意义 及现状研究分析。 (2)通过课题设计,掌握计算机组成原理的分析方法和设计方法。。 (3)学按要求编写课程设计报告书,能正确阐述设计和实验结果。 (4)学生应抱着严谨认真的态度积极投入到课程设计过程中,认真查阅相应 文献以及实现,给出个人分析、设计以及实现。 应当提交的文件: (1)课程设计报告。 (2)课程设计附件(主要是源程序)。

课程设计成绩评定

学 院 计算机通信工程 专 业 网络工程 班 级 网络08-02 班 学 号 200858080223 学生姓名 郭祥斌 指导教师 陈沅涛 课程成绩 完成日期 2010年12月31日

指导教师对学生在课程设计中的评价

评分项目 课程设计中的创造性成果 学生掌握课程内容的程度 课程设计完成情况 课程设计动手能力 文字表达 学习态度 规范要求 课程设计论文的质量

优 良 中 及格 不及格 指导教师对课程设计的评定意见

综合成绩 指导教师签字 年 月 日

基于Verilog HDL数字频率计设计与实现

学生:郭祥斌 指导老师:陈沅涛

摘 要: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量

方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了用Verilog HDL语言设计了一个简单的数字频率计的过程

关键词:周期;EDA;Verilog HDL;数字频率计;波形仿真

目录

1 引 言 ......................................................... - 5 -

1.1 数字频率计概述 .......................................... - 6 - 1.2 频率测量的思想和方法 .................................... - 6 - 2 Verilog HDL简介 ............................................. - 9 -

2.1 Verilog HDL的简介 ....................................... - 9 - 3 数字频率计系统框图 .......................................... - 10 -

3.1数字频率计系统框图 ...................................... - 10 - 3.2数字频率计系统部件简介 .................................. - 10 - 4 基于Verilog HDL数字频率计程序设计 .......................... - 11 -

4.1数字频率计系统模块划分结构 .............................. - 11 - 4.2计数模块counter ........................................ - 12 - 4.3门控模块gate_control ................................... - 15 - 4.4分频模块fdiv ........................................... - 18 - 4.5 寄存器模块flip_latch ................................... - 20 - 4.6 多路选择模块data_mux ................................... - 22 - 4.7 动态位选模块dispselect ................................. - 23 - 4.8 BCD译码模块dispdecoder ................................ - 25 - 4.9 顶层电路top ............................................ - 28 - 5 总结 ........................................................ - 31 - 参考文献 ....................................................... - 32 -