计算机组成原理考研试卷(五)及答案 联系客服

发布时间 : 星期三 文章计算机组成原理考研试卷(五)及答案更新完毕开始阅读5dcd95b103768e9951e79b89680203d8cf2f6ad2

计算机组成原理考研试卷(五)及答案

一、选择题(共5 分,每题1 分)

1.设寄存器内容为80H,若它对应的真值是–127,则该机器数是______

A.原码;

B.补码;

C.反码;

D.移码。

2.下列叙述中______ 是正确的。

A.程序中断方式中有中断请求,DMA 方式中没有中断请求;

B.程序中断方式和DMA 方式中实现数据传送都需中断请求;

C.程序中断方式和DMA 方式中都有中断请求,但目的不同;

D.DMA 要等到指令周期结束时才进行周期窃取。

3.设机器数字长为32 位,一个容量为16MB 的存储器,CPU 按半字寻址,其寻址范围是______ 。

A.2的24次方;

B.2的23次方;

C.2的22次方;

D.2的21次方。

4.在中断接口电路中,向量地址可通过______ 送至CPU。

A.地址线;

B.数据线;

C.控制线;

D.状态线。

5.在程序的执行过程中,Cache 与主存的地址映象是由______ 。

A.程序员调度的;

B.操作系统管理的;

C.由程序员和操作系统共同协调完成的;

D.硬件自动完成的。

6.总线复用方式可以______ 。

A.提高总线的传输带宽;

B.增加总线的功能;

C.减少总线中信号线的数量;

D.提高CUP 利用率。

7.下列说法中正确的是______ 。

A.Cache 与主存统一编址,Cache 的地址空间是主存地址空间的一部分;

B.主存储器只由易失性的随机读写存储器构成;

C.单体多字存储器主要解决访存速度的问题;

D.Cache 不与主存统一编址,Cache 的地址空间不是主存地址空间的一部分。

8.在采用增量计数器法的微指令中,下一条微指令的地址______。

A.在当前的微指令中;

B.在微指令地址计数器中;

C.在程序计数器;

D.在CPU 中。

9.由于CPU 内部操作的速度较快,而CPU 访问一次存储器的时间较长,因此机器周期通常由______来确定。

A.指令周期;

B.存取周期;

C.间址周期;

D.执行周期。

10.RISC 机器______ 。

A.不一定采用流水技术;

B.一定采用流水技术;

C.CPU 配备很少的通用寄存器;

D.CPU 配备很多的通用寄存器。

11.在下列寻址方式中, ______ 寻址方式需要先计算,再访问主存。

A.立即;

B.变址;

C.间接;

D.直接。

12.在浮点机中,判断补码规格化形式的原则是______。

A.尾数的第一数位为1,数符任意;

B.尾数的符号位与第一数位相同;

C.尾数的符号位与第一数位不同;

D.阶符与数符不同。

13.I/O 采用统一编址时,进行输入输出操作的指令是______。

A.控制指令;

B.访存指令;

C.输入输出指令;

D.程序指令。

14.设机器字长为32 位,存储容量为16MB,若按双字编址,其寻址范围是______ 。

A.8MB;