(强烈推荐)基于FPGA的等精度数字频率计设计毕业论文 联系客服

发布时间 : 星期一 文章(强烈推荐)基于FPGA的等精度数字频率计设计毕业论文更新完毕开始阅读5df4a866effdc8d376eeaeaad1f34693dbef1074

题目:基于

课程设计

FPGA的等精度数字频率计设计

摘 要

伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化是一种实现电系统或电子产品自动化设计的技术,它与电子技术、微电子技术的发展密切相关,它吸收了计算机科学领域的大多数最新研究成果,以高性能的计算机作为工作平台,促进了工程发展。

数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGACPLD开发的涵义、优缺点,VHDL语言的历史及其优点,概述了EDA软件平台QUARTUSⅡ;然后介绍了频率测量的一般原理,利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ,利用QUARTUS Ⅱ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。

关键词:电子设计自动化;VHDL语言;频率测量;数字频率计

目 录

摘 要 ........................................................................................................................................

目 录 ........................................................................................................................................ I

1. 绪 论 ...................................................................................................................................

1.2 基于EDA的FPGA CPLD开发 .................................................................................

1.3 硬件描述语言(HDL) .....................................................................................................

VHDL语言简介 ................................................................................................................

1.4 QuartusII概述 ..........................................................................................................

2. 频率测量 .............................................................................................................................

2.1 数字频率计工作原理概述 ............................................................................................ 2.2 采用等精度测量 本

.......................................................................................................................8

3. 数字频率计的系统设计与功能仿真 ................................................................................

3.1 系统的总体设计 ............................................................................................................

3.2 信号源模块 ....................................................................................................................

3.3 锁存器 ............................................................................................................................. 1

3.4 十进制计数器 ............................................................................................................... 13.5

显示模块 .................................................................................................................... 1

3.5.1显示模块设计.......................................................................................................... 1

3.52显示电路 ................................................................................................................... 1

3.5.3译码器 ...................................................................................................................... 1

本章小结 .............................................................................................................................. 1

结 论 ...................................................................................................................................... 1

附录:频率计顶层文件 ....................................................................................................... 1

信号源模块源程序 ................................................................................................... 1

32位锁存器源程序 .................................................................................................. 1

有时钟使能的十进制计数器的源程序 ................................................................... 2

显示模块源程序 ....................................................................................................... 2