第三章 存储系统 联系客服

发布时间 : 星期四 文章第三章 存储系统更新完毕开始阅读661ffc714431b90d6c85c763

17、用8K×4位的芯片组成16K×8位的存储器,RD、WR分别为系统提供的读写信号线,请画出该存储器逻辑图,并标明每块芯片的地址范围。

18、某机主存空间为64KB,I/O空间与主存单元统一编址,I/O空间占用1KB, 范围为FC00H~FFFFH。可选用8K×8位和1K×8位两种SRAM芯片构成主 存储器。RD和WR分别为系统提供的读写信号线。画出该存储器逻辑图,

并标明每块芯片的地址范围。

13

19、用16K×1位的动态RAM芯片构成62K×8位的存储器,要求: 1)画出该存储器的组成逻辑框图;

2)设存储器的读写周期均为0.5μs,CPU在1μs内至少要访问内存一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?

20、用16K×8位的DRAM芯片构成64K×32位的存储器,要求: 1)画出该存储器的组成逻辑框图;

2)设存储器读写周期为0.5μs,CPU在1μs内至少要访问内存一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?

14

21、某个两级存储系统的平均访问时间为12ns,该存储系统中顶层存储器的命中率为90%,访问时间是5ns,问:该存储器系统中底层存储器的访问时间是多少?(假设采用同时访问两层存储器的方式)?

22、CPU执行一段程序时,Cache完成存取的次数为1900次,主存完成存取的次数为100次,已知Cache存取周期为50ns,主存存取周期为250ns。设主存与Cache同时访问,试问:

1)Cache/主存系统的效率。 2)平均访问时间。

23、在显示配置器中,用于存放显示信息的存储器称为刷新存储器,它的重要性能指标是带宽。具体工作中,显示适配器的多个功能部分要争用刷新存储器的带宽。设总带宽50%用于刷新屏幕,保留50%带宽用于其他刷新功能,且采用分辨率为1024×768像素,颜色深度为3B,刷新频率为72Hz的工作方式。

1)计算刷新存储器的总带宽;

2)为达到这样高的刷新存储器带宽,应采取何种技术措施?

24、一个1K×4为的动态RAM芯片,若其内部结构排列成64×64形式,且存取周期为0.1μs。

1)若采用分散刷新和集中刷新(即异步刷新)相结合的方式,刷新信号周期应取多少?

2)若采用集中刷新,则对该存储芯片刷新一遍需多少时间?死时间率是多少?

15

25,用一个512KB×8位的Flash存储芯片组成一个4M×32位的半导体只读存储器,存储器按字编址,试回答以下问题: 1) 该存储器的数据线和地址线数分别是多少? 2) 共需要几片这样的存储芯片? 3) 说明每根地址线的作用

26、一个四体并行交叉存储器,每块容量是64K×32位,存取周期为200ns,

问:

1)在一个存取周期中,存储器能向CPU提供多少位二进制信息?

2)若存取周期为400ns,则在0.1μs内每个存储体可向CPU提供32位二进制

信息,这说法正确否?为什么?

27、某个Cache的容量大小为64KB,行长为128M,且是四路组相联Cache,

主存使用32位地址,按字节编址。则:

1)该Cache共有多少行?

2)该Cache的标记阵列中需要有多少标记项?每个标记项中标记位长度是多

少?

3)该Cache采用LRU替换算法,若该Cache为写直达式Cache时,标记阵列 中总共需要多大的存储容量?写回式又该如何?(提示:四路组相联Cache

使用LRU算法的替换算法控制位为2位)

16