计算机组成原理名词解释 联系客服

发布时间 : 星期二 文章计算机组成原理名词解释更新完毕开始阅读69011914a300a6c30c229f74

InfiniBand:微机总线的发展方向

SCSI:小型计算机系统接口的简称。它是一个高速智能的接口,可混接各种I/O设备

USB: PC机常用的一个通用串行接口。数据速率可达480Mb/s IEEE1394:一种高速的串行接口,用来代替SCSI接口,速度更快,连接更方便。

RISC:精简指令系统计算机,+基本特点 CISC:复杂指令系统计算机+基本特点

PCI(外围部件互连)总线: 连接高速的I/O设备模块。64位,带宽100MHz

SRAM:静态读写存储器,存取速度快,容量小 DRAM:动态读写存储器,需要刷新操作

FPM-RAM:快速页模式动态存贮器。根据程序执行局部性原理实现

DRAM?SDRAM:同步型动态存贮器,SDRAM的操作与系统时间同步区别于其他DRAM

ROM:只读存储器,只能读不能写 PROM:可一次编程的ROM,一次性的改写 EPROM:通过紫外线照射可多次改写的ROM E2PROM:用电可改写多次的ROM

SAM:顺序存储器(磁带),存取速度最慢

DAM:半顺序存储器或叫直接存储器(磁盘),采用直接存取方式

DMA:数据交换不经过CPU,由DMA接管对总线的控制,直接在内存和高速的外设之间进行高速传送数据。

PnP规范:即插即用,新设备只需要简单插入即可开始运行,自动完成设备的重新配置

JPEG (静态图象压缩技术):JPEG是对彩色静止图形进行压缩的标准化规格

MPEG(动态图象-视频压缩技术):MPEG是对动态图像进行压缩的标准化规格

MMX:是一种多媒体扩展结构技术,极大提高计算机在多媒体和通信应用方式的功能

系列机:计算机厂家为了旧的用户继续买新的计算机,所以生

产的计算机搞系列机,指令系统可向上兼容.旧计算机上写的软件不做修改可在新计算机上运行

指令系统兼容性:一个计算机上编写的程序不作任何修改可以在另一个计算机上运行

波特:波特率,每秒钟传送的bit位数

数据通路:计算机CPU内多个寄存器之间传送信息的通路 堆栈:是一种特殊的数据结构形式,一组能从栈顶上存取数据的操作单元

接口:通过它可以实现CPU与外设之间工作速度上的匹配和

同步,完成计算机和外设之间的所有数据传送和控制

同步定时:事件出现在总线上的时刻由总线公共时钟确定;

总线上有统一的时钟规定,没有应答信号

异步定时:后一个事件出现在总线上的时刻取决前一事件的

控制。总线上没有统一公共时钟,采用有应答信号。

并行性:并行性的表现是同时性并发性两个方面,计算机各个

部件操作可以同时执行操作,可提高计算机的执行速度

同时性:两个以上的事件在同一时刻发生 并发性:两个以上的事件在同一时间间隔内发生

流水线:把输入的任务分割为一系列子任务,使各子任务在各个阶段能并发的执行。

超标量流水线:具有两条以上的指令流水线称为超标量流水线

分布式仲裁 :没有专门设置中央仲裁器。仲裁的功能分散到每个设备,每个设备设置仲裁号和仲裁器,按一定的规则进行裁定,获得总线的控制权。

集中式仲裁:在CPU中专门设置中央仲裁器

动态微程序:微指令和微程序根据需要可以改变,这样在一台计算机上可实现不同类型的指令系统的技术。

静态微程序:一台计算机的机器指令只有一组微程序,设计好以后,无须改变也不能改变微程序的设计技术。 水平型微指令:一次能定义并执行多个并行操作微命令的微指令

垂直型微指令:微指令中设置微操作码字段,采用微操作码编译法,由操作码规定微指令的功能称为垂直型微指令 相容微命令:在同一个微周期中,这些微命令对应的微操作可同时执行

互斥微命令:在一个微周期中这些微命令不可能同时产生 刷新操作:动态存储器在有电的情况下,保持的信息会丢失,为了使信息保持不变,存储器的内容周期性读出重新写入的操作

特权指令:只用于操作系统和其它系统软件;一般用户不能使用的指令

机器数:用计算机的字长来表示数据,有两种方法,定点数和浮点数.

74182:先行进位部件芯片,可实现组间的高速进位 74181:四位一组的ALU芯片

双端口存贮器:同一个存贮器具有两组独立读写控制线路的存贮器

Cache技术:用于解决CPU与主存速度不匹配的问题的一种技术

多体交叉技术:用于解决多个请求源同时访问主存,减慢了存贮周期问题的一种技术

相联存贮器:是把存贮单元的某一部分

作为关键字项, 用硬件去检索该存贮器,并将存贮器中与该检索项符合的存贮单元内容读出或写入。

Flash存贮器:闪速存贮器是一种高密度、非易失性的可读/可写半导体存贮器。

存贮器堆栈:用存储器中的若干个单元构成的先进后出的堆栈,由SP指出在栈顶上操作的地址

指令周期:从存贮器中取出一条指令并执行这条指令需要的全部时间

CPU周期:机器周期以内存中读取一个指令字最短时间为一个CPU周期。

时钟周期:节拍脉冲或T周期,处理某个微操作需要时间的基本单位

微周期:取出一条微指令需要的时间+执行这条微指令需要时间

对阶:浮点加减运算中比较阶码大小,由小阶数向大阶数看齐的操作

加减交替法:计算机原码的除法中,不恢复余数的运算方法

称为加减交替法,第I次的余数为正,商为1,下一次做减法;第I次余数为负,商为0,下一次做加法.

CAS单元:原码加减交替法中用到的基本硬件单元,一位二进制可控制加法/减法单元

?IR:微指令寄存器,存放从控制存贮器读出来的一条要执行微指令

?AR:微指令地址寄存器,存放下一条要执行微指令的地址,

接收IR产生的微地址和本条微指令寄存器中下址部分。

奇校验码:对n位的信息增加一位校验位,使n+1位校验码

有奇数个1,这种校验码只能发现奇数个错,不能发现偶数错.

偶校验码:对n位的信息增加一位校验位,使n+1位校验码

有偶数个1,这种校验码只能发现奇数个错,不能发现偶数错.

汉字内码:用连续的两个字节表示一个汉字,最高两位为1. 汉字字模码:它是汉字的输出编码.可用点阵码和矢量码表示 冯.诺曼结构:计算机有5大部件构成,把解题步骤存放在存

储部件当中,计算机不断的从存储器中取出指令.这样的一种部件结构

隐含寻址方式:在指令中,不明显给出操作数的地址, 在指令操作码中隐含操作数的有效地址

直接寻址方式:在指令格式的地址字段中直接指出操作数所在的内存地址

间接寻址方式:指令格式中,地址字段中的形式地址D不是

操作数的地址,而是操作数地址的地址

相对寻址方式:是变址寻址方式的特例,把变址器取PC 立即寻址方式:在指令的地址字段中指出的不是操作数地址,而是操作数本身

基址寻址方式:是变址寻址方式的特例,把变址器取基地址寄存器

寄存器寻址方式:指令中给出的操作数地址不是内存单元地

址,而是通用寄存器的地址,操作数在通用寄存器当中

寄存器间接寻址方式:指令中给出的不是内存单元地址,而

是通用寄存器地址,但通用寄存器的内容不是操作数,而是操作数的内存单元的地址。

变址寻址方式:操作数在内存单元当中,访问内存的地址等于

变址寄存器的内容加上形式地址D

PPU:外围处理机,基本上独立于主机工作CPU

IOP:是一个具有特殊功能的处理器,它可以实现对外围设备的统一管理和外围设备与内存之间的数据传送。