数字逻辑复习题 Microsoft Word 文档 联系客服

发布时间 : 星期一 文章数字逻辑复习题 Microsoft Word 文档更新完毕开始阅读6dabd2a4dd88d0d233d46a74

本科试卷(八)

一、选择题(每小题1分,共15分)

1. 最小项ABCD的逻辑相邻项是________。A. ABCD B. ABCD C. ABCD D.ABCD 2. 逻辑函数F(ABC)=A⊙C的最简与或式为________。

A.F=∑(0, 3) B. F?AC?AC C.F=m0+m2+m5+m7 D.F?AC?AC

3. Gray码的特点是相邻码组中有________位码相异。A.三位 B.两位 C.一位 D. 多位

4. 实现两个四位二进制数相乘的组合电路,应有________个输出。A. 8 B. 9 C. 10 D. 11 5. 串行加法器的进位信号采用______传递,而并行加法器的进位信号采用______传递。

A.超前,逐位 B.逐位,超前 C.逐位,逐位 D.超前,超前

6. 用与门构成四个输入变量的一级译码器它应有______与门组成A.4个 B.16个 C.8个 D.32个

17. 设Tmin是触发器时钟的最小工作周期,则Tmin是________。

A.最大工作频率 B.最小工作频率 C. 最大工作周期 D.最小工作周期

8. 为将D触发器转换为T触发器,图1-1所示电路的虚框内应是______。A. 或非门B.与非门C.异或门D.同或门

图1-1

9. 功能最为齐全、通用性最强的触发器为______被称为可控计数触发器的是______。

A. RS触发器 B. JK触发器 C. T触发器 D. D触发器

n?1?AQn?AB,则JK端的方程为 。 10. 若用JK触发器来实现特性方程为QTCPDQQA.J=AB,K=A?B B.J=AB,K=AB C.J=A?B,K=AB D.J=AB,K=AB

11.欲将容量为128?1的RAM 扩展为1024?8,则需要控制各片选端的辅助译码器的输出端数为______。A.1 B.2 C.3 D.8 12. 只读存储器和可编程逻辑阵列PLA的相同之处均有一个与阵列和______组成。

A.数个触发器 B.一个计数器 C.一个或阵列 D.一个寄存器

13. 下面关于VHDL的说法错误的是______。

A.VHDL是一种硬件描述语言 B.一个VHDL语言程序包含实体、结构体、包集合、库、配置五部分

C.VHDL描述结构体功能有数据流描述、结构描述、行为描述3种方法D.VHDL中必须的元素是实体和库,二者须同时使用 14. PLD是指______。A.可编程逻辑器件 B.可编程逻辑阵列C.可编程阵列逻辑 D.通用阵列逻辑

215. 微程序控制方法中,控制存储器一般用_______来实现。A.RAM B.EPROM C.EPROM D.EAROM

二、填空题(每小题2分,共18分)

1. 或非运算的布尔代数和VHDL表示分别为_______________和_______________。

2. 同一个逻辑门电路,如果在负逻辑定义下实现“同或”功能,那么在正逻辑定义下实现________________功能。 3. DMUX称为_______________,它是一种单路输入多路输出的标准化逻辑构件。

4. 一个由3:8译码器构成的逻辑电路如图2-1所示,函数F的最小项表达式为____________________________。

5. 某时序电路的状态转移真值表如右表2-1,该电路是模________计数器。

6. 米里型时序逻辑电路中,输出是输入变量和________的函数,而摩尔型电路中,输出只是________的函数。 7. RAM和ROM存储器容量的扩充通常采用位扩展,__________,字位同时扩展。

8. FPGA称为________器件。一个FPGA会有逻辑块CLB、可编程互连总线和________三个基本元素。 9. 数字系统分为_____________和_____________两大部分,它们的工作过程是周期性的。

三、简答题(每小题5分,共15分)

1. 简述串行加法器和并行加法器的异同。

2. 何为FLASH 存储器?FLASH存储器上的基本操作有哪些? 3. 何为PLD?它有什么特点?

四、组合逻辑分析(12分)

已知电路图如图1所示:1)写出各级门逻辑函数表达式; 2)利用卡诺图进行简化,写出简化表达式; (3)画出简化逻辑图。 BACBADCXBADCBADCDQ1DQ2Q2DQ3Z CP 图1 图2

五、时序逻辑分析(14分)

分析下图2所示同步时序逻辑电路。(1)写出各触发器状态方程和输出方程;2)做出状态转移真值表;(3)画出状态转移图,说明该电路的功能。

六、VHDL语言设计(12分)

一位十进制计数器七段数字显示系统如图3所示。计数器是8421BCD码同步计数器,其输出Q3~Q0作为七段译码器的输入,

译码器的输出送到七段发光二极管显示器,它能显示0,1,2,?? 9十个字符。采用VHDL语言设计一位十进制计数器和七段译码器,写出完整的设计源程序。

图3 8421BCD七段显示译码真值表 Q3 Q3 Q3 Q3 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 a 1 0 1 1 0 1 1 1 1 1 b 1 1 1 1 1 0 0 1 1 1 c 1 1 0 1 1 1 1 1 1 1 d 1 0 1 1 0 1 1 0 1 1 e 1 0 1 0 0 0 1 0 1 0 f 1 0 0 0 1 1 1 0 1 1 g 0 0 1 1 1 1 1 0 1 1 显示 0 1 2 3 4 5 6 7 8 9

十进制计数器 Q3 Q2 Q1 Q0 七 段 译码器 Ya Yb Yc Yd Ye Yf Yg f a g b c e 七段发光二极管为共阴极电路,即各段为“1”时亮。 d

七、小型控制器设计(14分)

某控制器的算法流程图如下(图4)所示,设计一个MUX型控制器。

本科试卷(九)

一、选择题(每小题1分,共15分)

1. 设M5、M6为函数F的两个最大项,M5+M6=______。A.0 B.m5?m6 C.M11 D.1 2. 函数F(ABCD)=∑m(1,3,4,6,8,10),它的卡诺图如图1-1所示。函数的最简与或表达式F=___________。

A. F?ABD?ABD?ABD B. F?ABC?ACD?ABD

C. F?ABC?ABD?ACDD. F?ABD?ABD?ABD

3. n个变量的最小项是___________。

A.n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量 B.n个变量的和项,它包含全部n个变量,每个变量可用原变量或非变量 C.n个变量的积项,它包含全部n个变量,每个变量仅为原变量

D.n个变量的和项,它包含全部n个变量,每个变量仅为非变量

4. 采用4位比较器(74LS85)对两个四位数比较时,先比较________位。A.最低 B.次高 C.次低 D.最高 5. 全加器中向高位的进位Ci?1为______。

A.Ai?Bi?Ci B.AiBi?(Ai?Bi)Ci C.Ai?Bi?Ci D.(Ai?Ci)Bi

6. 用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=A2?A2A1,应______。

A.用与非门,Y=Y0Y1Y4Y5Y6Y7 B.用与门,Y=Y2Y3 C.用或门,Y=Y2?Y3 D.用或门,Y=Y0?Y1?Y4?Y5?Y6?Y7

7. 相同计数模的异步计数器和同步计数器相比,一般情况下______。

A.驱动方程简单 B.使用触发器的个数少 C.工作速度快 D.以上说法都不对

8. 在图1-2所示的时序电路中,若X=1,Q=0,则电路的次态Qnn?1和输出Z为_____。

n?1n?1n?1n?1QQQQA.=1,Z=0 B.=1,Z=1 C.=0,Z=0 D.=0,Z=1

ZA B F1 XCPJQC D 图2-1 F2 K

Q 图1-2

9. 把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。A.4 B.5 C.9 D.20 10. 以下哪一条不是消除竟争冒险的措施 A.接入滤波电路 B.利用触发器 C.加入选通脉冲 D.修改逻辑设计 11.一个存储矩阵有64行,64列,那么存储矩阵的存储容量为______。A.2048bit B.4096bit C.1024 bit D.128bit 12. PROM、PLA、PAL三种可编程器件中,______是可编程的。

A.PROM的或门阵列 B.PAL的与门阵列 C.PAL的与门阵列或门阵列 D.PROM的与门阵列

13. 欲将容量为256?1的RAM 扩展为1024?8,则需要控制各片选端的辅助译码器的输入端数为______。A.4 B.2 C.3 D.8 14. 微程序控制方法中,控制存储器一般用________来实现。A.RAM B.EPROM C.EPROM D.EAROM 15. 本质上讲,控制器是一种_______电路。A.时序逻辑 B.组合逻辑 C.译码器 D.编码器

2

二、填空题(每小题2分,共18分)

1. 如果把门电路的输入、输出电压的高电平赋值为逻辑0,低电平赋值为逻辑1,这种关系称为________________关系。 2. 电子电路分为模拟电路和数字电路两大类。前者的特点是数值为_______________量,后者的特点是数值为_______________量。

3. 数字系统中,用来完成编码工作的电路称为_______________,它实现_______________译码。 4. 写出图2-1所示电路中,F2的表达式是______________________________。 5. 利用移位寄存器产生00001111序列,至少需要________级触发器。