发布时间 : 星期二 文章嵌入式系统设计AD转换器更新完毕开始阅读76fcbd02ff00bed5b9f31d3a
点击超级终端任务栏上“传送”下拉菜单中的“发送文件”,选择好镜像文件zImage,Enter,协议为Xmodem,点击“发送”,4分钟左右zImage烧写完毕;
12
4.3 烧写cramfs文件系统
vivi>load flash root x 回车
当出现Ready for downloading using xmodem...如图
点击超级终端任务栏上“传送”下拉菜单中的“发送文件”,选择好镜像文件root.cramfs,协议为Xmodem,点击“发送\,7分钟左右 root.cramfs烧写完毕。
第五章 交叉编译
5.1 Makefile文件编写
Makefile文件源代码如下: TOPDIR = ../
include $(TOPDIR)Rules.mak EXTRA_LIBS += -lpthread EXEC= $(INSTALL_DIR)/ad ./ad OBJS= main.o
13
all: $(EXEC) $(EXEC): $(OBJS)
$(CC) $(LDFLAGS) -o $@ $(OBJS) $(EXTRA_LIBS)
install:
$(EXP_INSTALL) $(EXEC) $(INSTALL_DIR)
clean:
rm -f *.o a.out ad *.gdb
5.2 交叉编译的过程
①进入/arm2410s/exp/basic/04_ad 目录,使用 vi 编辑器或其他编辑器阅读理解源代码。
②运行make生成ad可执行文件
第六章 程序源代码设计与调试
6.1 程序源代码设计 Hardware.h
/********************************************************/ /* */ /* Samsung S3C44B0 */ /* tpu
/********************************************************/
14
#ifndef __ASM_ARCH_HARDWARE_H #define __ASM_ARCH_HARDWARE_H
#define REGBASE 0x01c00000
#define REGL(addr) (*(volatile unsigned int *)(REGBASE+addr)) #define REGW(addr) (*(volatile unsigned short *)(REGBASE+addr)) #define REGB(addr) (*(volatile unsigned char *)(REGBASE+addr))
/*****************************/ /* CPU Wrapper Registers */ /*****************************/
#define SYSCFG REGL(0x000000) #define NCACHBE0 REGL(0x000004) #define NCACHBE1 REGL(0x000008) #define SBUSCON REGL(0x040000)
/************************************/ /* Memory Controller Registers */ /************************************/
#define BWSCON REGL(0x080000) #define BANKCON0 REGL(0x080004) #define BANKCON1 REGL(0x080008) #define BANKCON2 REGL(0x08000c) #define BANKCON3 REGL(0x080010) #define BANKCON4 REGL(0x080014) #define BANKCON5 REGL(0x080018) #define BANKCON6 REGL(0x08001c) #define BANKCON7 REGL(0x080020) #define REFRESH REGL(0x080024) #define BANKSIZE REGL(0x080028) #define MRSRB6 REGL(0x08002c) #define MRSRB7 REGL(0x080030)
/*********************/ /* UART Registers */ /*********************/
#define ULCON0 REGL(0x100000) #define ULCON1 REGL(0x104000) #define UCON0 REGL(0x100004) #define UCON1 REGL(0x104004)
15