基于51单片机的刷卡门禁系统毕业论文 联系客服

发布时间 : 星期四 文章基于51单片机的刷卡门禁系统毕业论文更新完毕开始阅读7bc0ce03e55c3b3567ec102de2bd960590c6d9a8

(1)实用性 智能门禁系统不能只追求于自身的超前性,也要与实际内容相符。不然造成巨大损失,而无用武之地。因此,系统的实用性是首要原则。

(2)实时性 智能门禁系统每个系统一定要正常工作,并且与实际内容相符。 (3)系统的安全性 智能门禁系统中的所有设备及配件不仅性能安全可靠,而且还应符合国际安全标准,并可在理想环境下有效工作另外,系统安全性还应不易被劫获和窃取等方面。

2.4毕业设计要求

(1)读卡功能 (2)添加管理卡功能 (3)增加、删除用户卡功能 (4)更改管理卡 (5)清除所有用户卡 (6)键盘控制管理卡操作 (7)蜂鸣器实现刷卡、按键提示

(8) 128×64点阵液晶显示屏晶显示IC卡序列号

2.5门禁系统模块

该系统是以STC89C51单片机为基础,由电源模块、复位模块、读卡器模块、继电器模块、和显示模块组成。

图2-1 系统总体框图

第三章 系统硬件电路设计

3.1各模块选用的硬件介绍

读卡器主要由读卡模块、单片机控制模块、继电器模块、报警模块组成等组成。使用FM1702sl读卡器进行读写非接触式射频卡,采用具有8K可编程Flash功能的STC89C52单片机作为控制模块,并且单片机与与FM1702sl之间使用SPI进行通信的。

3.1.1 STC89C52单片机介绍

控制的核心选用STC89C52。其主要性能如下:主要性能 与MCS-51单片机产品兼容 8K字节在系统可编程Flash存储器 100000次擦写周期 全静态操作:0Hz~33Hz 三级加密程序存储器 32个可编程IO口线 三个16位定时器计数器 八个中断源

全双工UART串行通道 低功耗空闲和掉电模式 掉电后中断可唤醒 看门狗定时器 双数据指针 掉电标识符 (1)功能特性描述

STC89C52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程 Flash 存储器。使用 Atmel 公司高密度非易失性存储器技术制造,与工业 80C51 产品指令和引脚完全兼容。片上Flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的 8 位 CPU 和在系统可编程Flash,使得 STC89C52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。 AT89S52具有以下标准功能: 8k字节Flash, 256字节RAM,32 位 IO 口线,看门狗定时器,2 个数据指针,三个 16 位定时器计数器,一个6向量 2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52 可降至 0Hz 静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器计数器、串口、中断继续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。 (2)引脚图如下:

图3-1 STC89C52引脚图

(3)引脚介绍: VCC : 电源 GND: 地

P0 口:P0口是一个8位漏极开路的双向IO口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。 当访问外部程序和数据存储器时, P0口也被作为低8位地址数据复用。在这种模式下,P0具有内部上拉电阻。 在 flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。

P1 口:P1 口是一个具有内部上拉电阻的 8 位双向 IO 口,p1 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL) 。此外,P1.0和P1.2分别作定时器计数器2的外部计数输入(P1.0T2)和时器计数器2的触发输入(P1.1T2EX) ,具体如下表所示。 在flash编程和校 验时,P1口接收低8位地址字节。 引脚 P1.0 P1.1 P1.5 P1.6 P1.7 第2功能 T2(定时器计数器T2的外部计数输入) ,时钟输出 P1.1 T2EX(定时器计数器T2的捕捉重载触发信号和方向控制) MOSI(在系统编程用) MISO(在系统编程用) SCK(在系统编程用) 表3-1 P1口第二功能

P2 口:P2 口是一个具有内部上拉电阻的 8 位双向 IO 口,P2 输出缓冲器能驱动 4

个TTL 逻辑电平。对 P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL) 。在访问外部程序存储器或用16位地址读取外部数据存储器 (例如执行MOVX @DPTR)时,P2 口送出高八位地址。在这种应用中,P2 口使用很强的内部上拉发送 1。在使用8位地址(如MOVX @RI)访问外部数据存储器时,P2口输出P2锁存器的内容。 在flash编程和校验时,P2口也接收高8位地址字节和一些控制信号。

P3 口:P3 口是一个具有内部上拉电阻的 8 位双向 IO 口,p2 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P3 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL) 。P3口亦作为AT89S52特殊功能(第二功能)使用,如下表所示。在flash编程和校验时,P3口也接收一些控制信号。 引脚 P3.0 P3.1 P3.2 P3.3 引脚 P3.4 P3.5 第2功能 RXD (串行口输入端) TXD (串行口输出端) (外部中断0请求输入端,低电平有效) (外部中断1请求输入端,低电平有效) 第2功能 T0 (定时器计数器0计数脉冲输入端) T1 (定时器计数器1计数脉冲输入端)