三位二进制同步计数器(无效态000 100)和串行序列发生电路设计(检测序号0100) 模拟信号运算电路 联系客服

发布时间 : 星期三 文章三位二进制同步计数器(无效态000 100)和串行序列发生电路设计(检测序号0100) 模拟信号运算电路更新完毕开始阅读826d935ba45177232f60a27c

J1= X Q0 K1=X?Q0n

Q0n+1= X Q0+X Q1= X Q0+XQ1Q0 J0= X K0=XQ1n

(4)检查所设计的电路是否能够自启动

将电路无效态0100代入输出方程Y和状态方程Q1n+1、Q0n+1进行计算,结果可见,设计的电路能够自启动。

(5)在multisim环境下仿真设计电路并分析结果。采用multisim 仿真软件建立设计电路模型;

X1VCC5VVCC13J1U2C74LS04DU2A874LS04DU2B74LS04D11U3A&nnnnnnX2 2.5 V 2.5 VX3 2.5 V10U6A&74U1A~1PR1J1CLK1K~1CLR~1Q61Q531174LS11DU1B415U4A&21Q534974LS08DU5A=156~1PR1J1CLK1K~1CLR~1Q63121521574LS00D74LS112D1274LS86D74LS112DV1PULSE5 V 1 V 0100msec 200msec

1.3.8串行序列发生电路设计

(7)电路进行理论分析、计算,在multisim环境下分析仿真结果。

10

X1VCC5VVCCJ1U2C74LS04DU2A874LS04DU2B74LS04D11U3A&X2 2.5 V 2.5 VX3 2.5 V10U6A&74U1A~1PR1J1CLK1K~1CLR~1Q61Q531174LS11DU1B415U4A&21Q534974LS08DU5A=156~1PR1J1CLK1K~1CLR~1Q63121521574LS00D74LS112D1274LS86D74LS112DV1PULSE5 V 1 V 0100msec 200msec

1.3.9当X置0时

X1VCC5VVCC13J1U2C74LS04DU2A874LS04DU2B74LS04D11U3A&X2 2.5 V 2.5 VX3 2.5 V10U6A&74U1A~1PR1J1CLK1K~1CLR~1Q61Q531174LS11DU1B415U4A&21Q534974LS08DU5A=156~1PR1J1CLK1K~1CLR~1Q63121521574LS00D74LS112D1274LS86D74LS112DV1PULSE5 V 1 V 0100msec 200msec

1.3.10当X置0时接到脉冲后

11

X1VCC5VVCC 2.5 VX2 2.5 VX3 2.5 V13J1U2C74LS04DU2A874LS04DU2B74LS04D11U3A&10U6A&74U1A~1PR1J1CLK1K~1CLR~1Q61Q531174LS11DU1B415U4A&21Q534974LS08DU5A=156~1PR1J1CLK1K~1CLR~1Q63121521574LS00D74LS112D1274LS86D74LS112DV1PULSE5 V 1 V 0100msec 200msec

1.3.11当X置1时

X1VCC5VVCC13J1U2C74LS04DU2A874LS04DU2B74LS04D11U3A&X2 2.5 V 2.5 VX3 2.5 V10U6A&74U1A~1PR1J1CLK1K~1CLR~1Q61Q531174LS11DU1B415U4A&21Q534974LS08DU5A=156~1PR1J1CLK1K~1CLR~1Q63121521574LS00D74LS112D1274LS86D74LS112DV1PULSE5 V 1 V 0100msec 200msec

1.3.12当再次置0

12

1.4设计总结和体会

通过对三位二进制同步计数器和串行序列发生电路设计,了解了同步计数器和串行序列发生电路设计的原理和逻辑功能。再通过Multisim仿真电路,分析其结果,更深入的了解了设计电路的的设计意义。

1.5参考文献

数字电子技术基础简明教程(清华大学电子学教研组) 余孟尝 主编

13