计算机组成原理与汇编语言复习题 联系客服

发布时间 : 星期二 文章计算机组成原理与汇编语言复习题更新完毕开始阅读9733224dbcd126fff6050b2e

A. -263 B -264 C. -(263-1) D -(264-1)

23.浮点加减中的对阶是( A )

A. 将较小的一个阶码调整到与较大的一个阶码相同 B. 将较大的一个阶码调整到与较小的一个阶码相同 C. 将被加数的阶码调整到与加数的阶码相同 D. 将加数的阶码调整到与被加数的阶码相同 24.堆栈指针SP的内容是( B )

A. 栈顶单元内容 B. 栈顶单元地址 C. 栈底单元内容 D. 栈底单元地址 25.脉冲型微命令的作用是( D )

A. 用脉冲边沿进行操作定时 B. 在该脉冲宽度时间内进行ALU操作 C. 在该脉冲宽度时间内进行数据传送 D. 在该脉冲宽度时间内打开数据传送通路

26.在同步控制方式中( C )

A. 各指令的执行时间相同 B. 各指令的工作周期都一样长 C. 各指令的时钟周期都一样长 D. 各指令占用的节拍数相同 27.在异步控制的总线传送中( C )

A. 所需时间固定不变 B. 所需时钟周期数一定 C. 所需时间随实际需要可变 D. 时钟周期长度视实际需要而定 28.半导体静态存储器SRAM的存储原理是( A ) A. 依靠双稳态触发电路 B.依靠定时刷新 C. 依靠读后再生 D. 信息不再变化 29.动态RAM的特点是( C )

A. 工作中存储内容动态地变化 B. 工作中需要动态地改变访存地址 C. 每隔一定时间刷新一遍 D. 每次读出后需根据原存内容全部刷新一遍 30.总线的数据传输率是指( D )

A. 能一次并行传送的数据位数 B. 可依次串行传送的数据位数 C. 可一次并行传送的数据的最大值 D. 单位时间内可传送的数据位数 31.总线的数据通路宽度是指( A )

5

A. 能一次并行传送的数据位数 B. 可依次串行传送的数据位数 C. 单位时间内可传送的数据位数 D. 可一次并行传送的数据的最大值 32.为了缩短指令中某个地址段的位数,有效的方法是采用( D ) A. 立即寻址 B. 变址寻址 C. 间接寻址 D. 寄存器寻址

33.在CPU中跟踪下一条指令地址的寄存器是( C ) A. 主存地址寄存器 B. 指令寄存器 C. 程序计数器 D. 状态条件寄存器 34.冯诺依曼机的主要特征是( B )

A. 微程序控制 B. 存贮程序控制 C. 组合逻辑控制 D. 同步控制 35.寄存器间接寻址中,操作数放在( B ) A. 通用寄存器 B. 主存单元 C. 堆栈 D. 程序计数器

36.若操作数由指令中指定的寄存器给出,则寻址方式是( C ) A. 基址寻址方式 B. 寄存器间接寻址方式 C. 寄存器寻址方式 D. 寄存器变址寻址方式

37.在查询I/O设备的有关状态,只有当状态满足条件时,才能执行I/O数据传送。则这种方式称为( B )方式

A. 程序中断传送 B. 程序直接控制 C. 直接存贮器存取 D. 通道控制 38.串行接口是指( C )

A. 主机和接口之间、接口和外设之间都采用串行传送 B. 主机和接口之间串行传送,接口和外设之间并行传送 C. 主机和接口之间并行传送,接口和外设之间串行传送 D. 系统总线采用串行传送

39.某存贮器地址线16位,按字节编址,则可编址存贮空间为( C ) A. 256B B 1KB C. 64KB D. 1MB 40. 下列哪一个不是动态存贮器的刷新方式( C )

6

A. 集中刷新 B. 分散刷新 C. 同步刷新 D. 异步刷新

三、 简答题

1.简要说明微程序控制方式的基本思想? 答:微程序控制方式的基本思想是:

(1)产生微命令的方法:将所需的微命令以代码形式编成若干条微指令,在制造CPU时将它们存入CPU中的一个控制存储器(ROM型)。CPU执行指令时,从控制存储器中读出微指令,即可获得所需的微命令。

(2)微程序与工作程序之间的对应关系:一条微指令包含的微命令控制实现一步(一个时钟周期)机器操作;若干条微指令组成一小段微程序,解释实现一条机器指令;控制存储器中的微程序能解释实现全部指令系统。

2.何谓程序中断方式?请举出两种具体的应用实例?(中断的过程分为哪几个阶段)

答:当CPU接到某个随机的中断请求信号后,暂停执行当前的程序,转去执行相应的中断服务程序,为该随机事件服务,服务完毕后自动返回并继续执行原程序,这一过程称为中断,采用这种方式控制I/O操作或处理随机事件。称为中断方式。 具体的应用实例如:故障处理、中低速I/O控制、通信、实时处理、人机对话等。

3.常见的总线分类方法有哪几种?相应地可将总线分为哪几类?

答:总线的分类方法有以下几种:按数据传送格式分类,按时序控制方式分类,按所处的位置和功能分类,按传送信息类型分类。

按数据传送格式,总线可分为串行总线与并行总线。按时序控制方式,总线可分为同步总线与异步总线,或再细分为一种同步扩展总线。按所处的位置和功能,可分为CPU内部总线、系统总线以及各种部件内部总线。按传送数据类型,可分为地址总线、数据总线、控制总线。

4.简要说明组合逻辑控制器产生微命令的方法和形成微命令的条件? 答:组合逻辑控制器是通过组合逻辑电路来产生微命令的,每个微命令需要一组逻辑门电路,根据形成微命令的条件即:指令代码(操作码,寻址方式码等),时序信号(工作周期、时钟周期,工作脉冲),程序状态(PSW中的标志位)外

7

部请求等。输出为微命令(电位型、脉冲型)。

5.若采用向量中断方式,怎样获得中断处理程序入口地址?

答:将各中断服务程序的入口地址(中断向量)组织在中断向量表中。当CPU响应中断时,由硬件直接产生对应于中断源的向量地址,按该地址访问向量表,取得服务程序的入口,转入相应的中断服务程序。

6.SRAM与DRAM分别依靠什么原理存储信息?适用场合?

答:SRAM依靠双稳电路(内部交叉反馈)存储信息,即一个双稳态电路单元存放一位二进制信息,一种稳态为0,另一种稳态为1。常用于容量较小的存储器中(例如Cache)。

DRAM依靠电容暂存电荷来存储信息,电容充电至高电平为1,放电至低电平为0。DRAM常用来构成容量较大的存储器(例如主存)。

7.说明采用多级结构的存储器系统的目的?说明每一层存储器所用的存储介质的种类。

答:(1)采用多级结构的存储器系统的目的,是通过把读写速度高,但容量较小,存储的单位成本最高的高速缓冲存储器,与读写速度略慢、但容量可以更大,价格适中的主存储器,和读写速度最慢、但容量可以极大,存储价格最低的高速磁盘空间(虚拟存储器),组织成统一管理与调度的一体化的存储器系统,以便达到高速度、大容量、低价格的目的,即得到具有更高的运行性能/价格比的存储器系统。

(2)高速缓冲存储器用静态存储器芯片实现,主存储器用动态存储器芯片实现,虚拟存储器使用的是高速磁盘上的一片存储空间。

8、何谓同步控制方式?其主要特点是什么?举出两种应用实例?

答:同步控制方式是这样一种时序控制方式:各种操作都由统一的时序信号同步定时,它的主要特征是有固定的时钟周期划分。这意味着什么时间执行什么操作是事先安排好的。一个基本操作占用一个时钟周期(节拍),某个操作发生的时刻由相应的脉冲边沿定时。

在CPU内部及各设备内部一般都采用同步控制方式;在传送距离较短、各设备速度差异不是很大,传送时间可大致预估的系统中,其系统总线也广泛采用同步控制方式,称为同步总线。

8