伪静态锁存器设计与仿真 联系客服

发布时间 : 星期四 文章伪静态锁存器设计与仿真更新完毕开始阅读9e8e1dacdd88d0d233d46a98

不仅要学会用Hspice软件,还要看懂Hspice程序,掌握简单的Hspice语法。

由于我对CMOS电路还有点印象,所以能看懂简单的电路图。但不符合我们当初学的基本CMOS电路结构的电路图我就看不懂了,毕竟我们学的都是皮毛,还有很多要我们学的东西,我们以后的路还有很长。还好我的课题比较简单。

我对Hspice软件所知还甚少,做课设的时候甚至连怎么把几个波形图分开就不会,虽然我现在知道了(Window菜单 下的 Stack/overlay mode 选项)。我也仅仅就会那么几个操作而已。

本课设还不够完善,因为当时钟为高电平期间,如果输入信号由低电平变为高电平,则输出信号也会由低电平变为高电平,即出现低电平信号不能维持的问题。其它情况都正确,就这一情况不正确,但理论上不应出现这种情况。我们改了好多遍程序,包括时钟、器件等就是解决不了这种错误。

我们给出的波形图避免了出现这种情况,所以看不出来。

还有一个问题,就是本课设所用的反馈反相器并不是弱反馈反相器。至于怎么优化解决这些问题,还有待我们以后知识的积累。以目前我们的水平只能做到这了,毕竟只有一周的时间。

- 4 -

附录

参考资料:

《CMOS电路模拟与设计——基于Hspice》

—— 钟文耀、郑美珠 著 《数字集成电路——电路、系统与设计(第二版)》

—— [美] Jan M.Rabaey、 Anantha Chandrakasan、Borivoje Nikoli? 著

—— 周润德

- 5 -

等译