微机原理与接口技术思考与练习题(第三版)附答案 联系客服

发布时间 : 星期日 文章微机原理与接口技术思考与练习题(第三版)附答案更新完毕开始阅读baa6e41fa300a6c30c229fd7

INT 21H ;返回DOS CODE ENDS ;代码段结束 END START ;程序汇编结束

6.编程实现将键盘连续输入的小写字母用大写字母显示出来,小写字母与大写字母之间采用 “-”号分隔,当输入非小写字母时程序停止处理。 ;XT4_5_6.ASM

STACK SEGMENT STACK ;定义堆栈段

DB 100 DUP(?) ;开辟100个存储单元 STACK ENDS ;堆栈段结束 CODE SEGMENT ;定义代码段 ASSUME CS:CODE,SS:STACK

START: MOV AH,01H ;1号调用,从键盘输入一字符存入AL INT 21H ;输入并回显

MOV BL,AL ;保存从键盘输入字符 CMP AL,?a? ;与“a”的ASCII码比较

JB L3 ;低于“a”的ASCII码,转L3(退出)。 CMP AL,?z? ;与“z”的ASCII码比较

JA L3 ;高于“a”的ASCII码,转L3(退出)。

SUB AL,20H ;将AL中字符的ASCII码减去20H变成大写字母。 MOV BL,AL ;保存结果

MOV DL,?-? ;显示字符?-?送DL

MOV AH,02H ;2号调用,在显示器上显示字符?-?。 INT 21H ;显示?-?

MOV DL,BL ;结果(大写字母)送DL。

MOV AH,02H ;2号调用,在显示器上显示DL中的内容(大写字母)。 INT 21H ;显示大写字母 MOV DL,20H ;空格送DL。()

MOV AH,02H ;2号调用,在显示器上显示DL中的内容(大写字母)。 INT 21H ;显示空格(使两结果用空格隔开) JMP START ;不是“回车符”,转START(继续) L3: MOV AH,4CH ;是“回车符”,设置返回DOS功能码。 INT 21H ;返回DOS CODE ENDS ;代码段结束 END START ;程序汇编结柬

7.在数据段中有一个字节数组,编程统计其中正数的个数放入、单元保存,统计负数的个数放入B单元保存。 ;XT4_7.ASM

DATA SEGMENT

ARR DB -13,46,67,0,-34,-90,89,67,0,26 CN EQU $-ARR ;数组长度

A DW ? ;正数个数统计结果变量 B DW ? ;负数个数统计结果变量 DATA ENDS

CODE SEGMENT

ASSUME DS:DATA,CS:CODE START: MOV AX,DATA

MOV DS,AX ;初始化

MOV SI,OFFSET ARR ;数组首地址送SI MOV CX,CN ;数组元素个数送CX L0: MOV DL,[SI] ;取一个数组元素送DX TEST DL,80H ;DX中内容和0比较 JNZ NE0 ;小于0转NE0

INC A ;否则为正数,A内容加1 JMP L1 ;转L1

NE0: INC B ;为负数,B内容加1 L1: ADD SI,1 ;数组指针加1调整 LOOP L0 ;循环控制 MOV AH,4CH

INT 21H ;返回DOS CODE ENDS ;代码段结束 END START ;汇编结束

8.编程实现定义一条宏指令,完成将一位十六进制数转换为ASCII码的操作。 ;XT4_5_8.ASM

; 分析:将AL的低4位(一位十六进制数)转换成ASCII码,并通过AL返回。 H_ASCII MACRO

AND AL,0FH CMP AL,9 JG

OR AL,30H JMP L2 L1: OR AL,40H L2: ENDM

5 思考与练习题

一、选择题

1.微机中地址总线的作用是( )。 C A.选择存储单元 B.选择信息传输的设备 C.指定存储单元和I/O接口电路地址 D.确定操作对象 2.微机中使用总线结构便于增减外设,同时可以( )。 C A.减少信息传输量 B.提高信息传输量 C.减少信息传输线条数 D.增加信息传输线条数

3.可将微处理器、内存储器及I/O接口连接起来的总线是( )。 C A.芯片总线 B.外设总线 C.系统总线 D.局部总线 4.CPU与计算机的高速外设进行信息传输采用的总线是( )。 D A.芯片总线 B.系统总线 C.局部总线 D.外部设备总线 5.要求传送64位数据信息,应选用的总线是( )。 C

2

A.ISA B.IC C.PCI D.AGP 6.以下不属于USB主要特点的是( )。 D A.可以热插拔 B.数据传输快速 C.携带方便 D.可并行处理 二、填空题

1.总线是微机系统中_多个部件之间公用的_一组连线,是系统中各个部件_信息交换的_公共通道,由它构成_芯片、插件或系统之间的_标准信息通路。P116

2.微机总线一般分为_内部总线、系统总线和外部总线_三类。用于插件板一级互连的是_系统总线_;用于设备一级互连的是_外部总线_。P116~117

3.总线宽度是指_可同时传送的二进制数据的位数_;数据传输率是指_在单位时间内总线上

可传送的数据总量_。P120

4.AGP总线是一种_高速图形接口局部总线标准_;主要用于_高速视频或高品质画面的显示_场合。P132

5.USB总线是一种_支持即插即用的新型串行_接口;其主要特点是_使用方便、速度加快、连接灵活、独立供电、支持多媒体_。P133~134 6.IEEE1394是一种_新型的高速串行_总线。主要应用于_超过100Kbit/s的硬盘和视频设备_。P134 三、简答题

1.在微型机系统中采用标准总线的好处有哪些(系统结构简单清晰,便于系统扩充与更新)?P116

2.PCI总线有哪些主要特点[P129(1)~(6)],PCI总线结构与ISA总线结构有什么地方不同(ISA总线属于低端总线[P121];PCI属于高端总线[P121])?

3.什么是AGP总线(高速图形接口局部总线标准)?它有哪些主要特点[P132(1)~(4)],应用在什么场合(高速视频或高品质画面的显示)?P132 4.USB接口有什么特点(使用方便、速度加快、连接灵活、独立供电、支持多媒体)P133~134?USB的数据传送有哪几种方式(控制传输方式、同步传输方式、中断传输方式、批量传输方式)P134?

5.IEEE1394与USB两种串行总线各有什么区别(IEEE1394的设备采用内存编址方法;USB设备采用I/O通道编址方法)P138?

2

6.简述IC总线的特点和工作原理(P139~141)。

7.讨论在开发和使用微机应用系统时应怎样合理地选择总线,需要注意哪些问题(P141本章小结)。

6 思考与练习题

一、选择题

1.存储器的主要作用是( )。 D A.存放数据 B.存放程序 C.存放指令 D.存放数据和程序 2.以下存储器中,CPU不能直接访问的是( )。 D A.Cache B.RAM C.主存 D.辅存 3.以下属于DRAM特点的是( )。 C A.只能读出 B.只能写入 C.信息需定时刷新 D.不断电信息能长久保存 4.某存储器容量为64K x 16,该存储器的地址线和数据线条数分别为( )。 C A.16,32 B.32,16 C.16,16 D.32,32 5.采用虚拟存储器的目的是( )。 C A.提高主存的存取速度 B.提高辅存的存取速度 C.扩大主存的存储空间 D.扩大辅存的存储空间 二、填空题

1.存储容量是指_二进制信息总量_;容量越大,能存储的_二进制信息_越多,系统的处理能力就_越强_。P144

2.RAM的特点是_通过指令可随机地对存储单元进行访问_;根据存储原理可分为_静态RAM_和_动态RAM_,其中要求定时对其进行刷新的是_动态RAM_。P148

3.Cache是一种_高速小容量_的存储器,位于_CPU_和_主存_之间,用来存放_CPU正在使用的指令和数据_;使用Cache的目的是_提高CPU访问存储器的存取速度,减少处理器的等待时间_。P144 P165

4.虚拟存储器是以_存储器访问局限性_为基础,建立在_主存-辅存_物理体系结构上的_主存与辅存之间的数据交换_技术。P167

5.计算机中采用_主存-辅存和Cache-主存_两个存储层次,来解决_存储器的速度、容量和价格_之间的矛盾。P146 三、判断题

1.SRAM比DRAM电路简单,集成度高,功耗低。 ( × ) 2.Cache的存取速度比主存快,但比CPU内部寄存器慢。 ( √ ) 3.辅存与主存的相比,其特点是容量大,速度快。 ( × ) 4.CPU可直接访问主存和辅存。 ( × ) 四、简答题

1.简述存储器系统的层次结构,并说明为什么会出现这种结构?P45

2.静态存储器和动态存储器的最大区别是什么,它们各有什么优缺点?P148 3.常用的存储器地址译码方式有哪几种,各自的特点是什么?P156 4.半导体存储器在与微处理器连接时应注意哪些问题?P157 5.计算机中为什么要采用高速缓冲存储器(Cache)?P165 6.简述虚拟存储器的概念。P165~P167 五、分析设计题

1.已知某微机系统的RAM容量为4K × 8位,首地址为4800H。求其最后一个单元的地址。4800H+1000H-1=57FFH

2.设有一个具有14位地址和8位数据的存储器,问: (1)该存储器能存储多少字节的信息?答:214=24×210=16KB

(2)如果存储器由8K x 4位RAM芯片组成,需要多少片?答:4片 (3)需要地址多少位做芯片选择?答:1位(局部译码)

3.用16K x 1位的DRAM芯片组成64K x 8位的存储器,要求画出该存储器组成的逻辑框图。 解: 如下图(共32片16Kx1位)

A15

A14

译码器 -Y3(C0000H~FFFFH) -Y1(8000H~BFFFH) -Y2(4000H~7FFFH) -Y0(0000H~3FFFH) A13~A0 -CS AB -RD 16Kx1位 -CS AB -RD 16Kx1位 -CS AB -RD 16Kx1位 -CS AB -RD 16Kx1位 -MEMR -MEMW (8片) -WR DB (8片) -WR DB (8片) -WR DB (8片) -WR DB D8~D0

7 思考与练习题

一、填空题