华中科技大学数字电子技术基础试卷 联系客服

发布时间 : 星期一 文章华中科技大学数字电子技术基础试卷更新完毕开始阅读c2e40c85fe4733687f21aac3

Q0n?1?D0?Q1Q0Q1n?1?D1?Q0nn?1Q2?D2?Q1nnn

2.状态表如表A11所示,状态图和时序图分别如图A11 a和b所示。

3.由状态图可见,电路的有效状态是三位循环码。从时序图可以看出,电路正常工作时,各触发器的Q端轮流出现一个脉冲信号,其宽度为一个CP周期,即1TCP,循环周期为3TCP,这个动作可以看作是在CP脉冲作用下,电路把宽度为1TCP的脉冲依次分配给Q0、Q1、Q2各端,因此,电路的功能为脉冲分配器或节拍脉冲产生器。

表A11 nnnQ2Q1Q0 n?1n+1n?1Q2Q1Q0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1

Q2Q1Q0 000 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 0 1 0 1 0 0 1 1 0 001 011 110 100 010 101 111 (a)

CP Q0 Q1 Q2 TCP

(b) 图A11

试卷七及参考答案

试卷七

一、选择题(每小题2分,共16分)

6.TTL与非门在电路中使用时,多余输入端的处理一般是( )。

a. 悬空 b. 通过一合适电阻接地 c. 通过一合适电阻接电源

7.欲用两输入与非门构成一个二—十进制译码器,最少要用( )两输入与非门。

a. 16 b. 20 c. 28 d. 44

8.用六管静态存储单元构成1024bit的RAM,如果输出为Y1Y2,则地址为( ),MOS管的个数为( )。

a. A0~ A7 b. A0~ A8 c. A0~ A9 d. 4096 e. 6144 f. 8192 七、(15分)设计一个将余3BCD码转换为余3循环BCD码(修改的格雷码,“0”的码组为“0010”)的码制变换电路。画出用与非门组成的逻辑电路图。

八、(15分)试用74161和尽量少的门电路设计一个秒计数器,(在60秒时产生分进位信号)。

试卷七参考答案

一、 6. c 7.d 8.b,e

七、

1.设输入为A、B、C、D,输出为W、X、Y、Z,余3 BCD码转换为余3循环BCD码如表A7所示。

表A7

十进制数 0 1 2 3 4 5 6 7 8 9 输 入 余3码 A B C D 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 输 出 余3循环码 W X Y Z 0 0 1 0 0 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 1 1 1 1 1 1 1 1 0 1 0 1 0 用卡诺图化简得输出的逻辑函数表达式分别为

W?A,X?AB?AB,Y?BC?BC,Z?CD?CD

2.逻辑电路图(略)

八、

1.秒计数器应为BCD码60进制计数器,即个位为10进制计数器,十位为6进制计数器。当个位计到9时,再来一个脉冲,个位回0,十位进行加1计数。因此,个位计到9产生置数信号,并控制高位片的使能输入端,在下一个CP的上升沿来后,个位清零,同时使十位加1。秒计数器如图A8所示,C为在60秒时产生分进位信号。

1 1 CP 1 0 0 0 0 1 0 0 0 0 CET CR D0 D1 D2 D3 TC 74161(0) CEP >CP Q0 Q1 Q2 Q3 PE & 1 CET CR D0 D1 D2 D3 TC 74161(1) CEP PE >CP Q0 Q1 Q2 Q3 & 1 C

图A8

试卷八及参考答案

试卷八

一、(12分)二极管电路如图1所示,试分析判断D1、D2导通、截止情况。假设D1、

D2为理想二极管,求AO两端电压VAO。

D1 D2 A 3k? 6V ??V O

图1

七、(15分)

1.将逻辑函数Y?AB?C?BC?BD写成与非—与非式; 2.写出Y?A(B?C)?CD的反演式;

3.组合逻辑电路和时序逻辑电路有什么区别?有什么联系? 4.将下列十进制数转换为二进制数和二—十进制BCD码:

(1)10 (2)598

5.一个n位D/A转换器,可以达到的精度为多少?若一D/A转换器满刻度输出电压为10V,当要求1mV的分辨率时,输入数字量的位数n至少应为多少?

八、(12分)图8所示是一双相时钟发生器。设触发器的初始状态Q=0。 1.分析该电路中555电路及周围元件构成什么电路; 2.画出555电路v3、v1及v2的波形; 3.计算该电路时钟频率。

R1 14.7k? R2 7.3k? vC C 7 6 2 100pF 8 4 3 555 5 1 0.01?F v3 1 VCC ≥1 1J >C1 1K Q Q ≥1 v1 v2

图8

九、(10分)图9所示是用两个二进制计数器74161和一个D触发器7474组成的电路,试分析该电路的功能。触发器输出信号Q与CP信号满足什么关系?

1 0 0 0 0 1 0 0 0 0 1 1 CP CET CR D0 D1 D2 D3 CEP TC PE 1 CET CR D0 D1 D2 D3 CEP TC 1 74161(0) 74161(1) 1D >C1 7474 Q >CP Q0 Q1 Q2 Q3 PE >CP Q0 Q1 Q2 Q3 图9

十、(10分)用74138和JK触发器构成图10所示电路。 1.要使电路正常工作,请连接电路未完成部分;

2.当CP时钟端加时钟信号,JK触发器组成的电路具有什么功能; 3.电路中的LED能否发光?D0~D7闪亮次序如何?试加以分析。(设初始状态Q0=Q1=Q2=0)