銆婂崐瀵间綋闆嗘垚鐢佃矾銆嬭冭瘯棰樼洰鍙婂弬鑰冪瓟妗堣瑙e涔?- 鐧惧害鏂囧簱 联系客服

发布时间 : 星期一 文章銆婂崐瀵间綋闆嗘垚鐢佃矾銆嬭冭瘯棰樼洰鍙婂弬鑰冪瓟妗堣瑙e涔?- 鐧惧害鏂囧簱更新完毕开始阅读c58a89d2a9114431b90d6c85ec3a87c241288a1e

第9章 触发器

1.

2.

3.

4. 第三题的答案 把NMOS改成串联 PMOS改成并联既可 5. 或非门

57

6. 与非门

7. 有 高电平阈值损失 第一种加PMOS 第二种加电荷保持电路 8. 没有

9. 有 低电平阈值损失 第一种加NMOS 第二种加电荷保持电路

10. 答案关键在于 说明了 两反相器尺寸不同 大反相器 在发生变化的时候会强制写入 11. 答案关键在于说明是正反馈的存储机理

12. 区别在于 动态存储需要 频繁的刷新 但是结构相对简单 集成度高。

13. 静态存储器一般采用 正反馈的存储机理 而动态存储一般采用基于电荷的存储机理 14. 关键答出静态存储 正反馈存储机理 15. 关键答出动态存储 基于电荷存储机理

16. 关键答出 锁存器 电平灵敏 触发器 边缘灵敏 17. 省略

18. 在时钟沿到来之前数据输入端必须保持稳定的时间 19. 在时钟沿到来之后数据输入端必须保持稳定的时间 20. 时钟沿与输出端之间的延迟

21.

22. 非理想时钟所带来的时钟倾斜是根源(答对意思就给分)

58

23.

24. P管和N管的尺寸之比 25.

电压传输特性曲线VTC类似于磁滞回线 对变化缓慢的输入信号输出信号能快速响应 施密特触发器可以抑制噪声 26.

反相器的阈值取决于P管和N管的尺寸之比。Vout为0时,相当于M4与M2并联,为1时,相当于M3与M1并联,从而相当于改变了两管尺寸之比 27.省略 28.PMOS

第10章 逻辑功能部件

1.

59

2.

3. 见课件

4.答案:CO=AB+BCi+ACi

S=CO(A+B+Ci)+ABCi

A B

CiSCo

5. 答案:tadder = (N-1)tcarry + tsum

减少延迟的方法: 1、连接Cin的管子尽可能放在靠近门的输出端;2、在这一加法器的进位链中可以利用加法器的反向特性来消除反向门。 6. 答案:

60