长沙理工大学数字电子技术基础试卷数电试卷题库(01-10) 联系客服

发布时间 : 星期四 文章长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)更新完毕开始阅读d6f2e0f6910ef12d2af9e77c

长沙理工大学试卷

数字电子技术试卷(5)

一.选择题(共20分)

1.将十进制数(3.5)10转换成二进制数是( ) ①11.11 ②10.11 ③10.01 ④11.10 2.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项( )①m2 ②m5 ③m3 ④m7

3. 一片64k×8存储容量的只读存储器ROM,有( )条地址线和( )条数据线。①64、8②64、16③16、8④16、16 4. 在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,其先后顺序为( )①abcd②bcda③cbad④badc 5. 以下各种ADC中,转换速度最慢的是( ) ①并联比较型②逐次逼进型③双积分型④以上各型速度相同 6. 一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为( )①1:3 ②1:4 ③1:5 ④1:6 7. 当三态门输出高阻状态时,输出电阻为( ) ①无穷大 ②约100欧姆③无穷小④约10欧姆 8. 通常DAC中的输出端运算放大器作用是( ) ①倒相 ②放大 ③积分 ④求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是( ) ①16 ②32 ③162 ④216 10.一个64选1的数据选择器有( )个选择控制信号输入端。( ) ①6 ②16 ③32 ④64 二.判断题(20分)

1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器( ) 2.三态门输出为高阻时,其输出线上电压为高电平( ) 3.前进位加法器比串行进位加法器速度慢( )

4.译码器哪个输出信号有效取决于译码器的地址输入信号( ) 5.五进制计数器的有效状态为五个( )

6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( ) 7.当时序逻辑电路存在无效循环时该电路不能自启动( ) 8.RS触发器、JK触发器均具有状态翻转功能( ) 9.D/A的含义是模数转换( )

10.构成一个7进制计数器需要3个触发器( ) 三、简答题(每小题5分,共10分)

1.用基本公式和定理证明下列等式:?AB?C?B?ABC?ABC?ABC。

2请写出RS、JK触发器的状态转移方程,并解释为什么有的触发器有约束方程。

四.用卡诺图化简以下逻辑函数(每小题5分,共10分) 1.Y?ABC?ABD?ACD?C?D?ABC?ACD

- 9 -

长沙理工大学试卷

2.Y?CD?A?B??ABC?A?CD,给定约束条件为AB+CD=0

五.一个组合电路具有3个输入端A,B,C,一个输出端Y,其输入和输出波形如图1所示,使用或非门设计电路(15分)

六.8选1数据选择器CC4512的逻辑功能如表1所示。试写出图2所示电路输出端Y的最简与或形式的表达式。(10分)

七.如图3所示电路的计数长度N是多少?能自启动吗?画出状态转换图。(15分)

- 10 -

长沙理工大学试卷

数字电子技术试卷(06)

一、数制转换(12) 1、(10010111)2=( )16=( )10 2、(8C)16=( )2=( )10 3、(127)10=( )2=( )16 4、(110101.11)8=( )16 5、(-1101B)原码=( )反码=( )补码 二、选择填空题(12) 1)、以下的说法中,——是正确的。

A)一个逻辑函数全部最小项之和恒等于0B)一个逻辑函数全部最大项之和恒等于0 C)一个逻辑函数全部最大项之积恒等于1D)一个逻辑函数全部最大项之积恒等于0 2)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。 A)A或B有一个接1 B)A或B有一个接0 C)A和B并联使用 D)不能实现 3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。 A)RS=0 B)R+S=1 C)RS=1 D)R+S=0 4)、用8级触发器可以记忆——种不同的状态。

A)8 B)16 C)128 D)256 5)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。 A)8和8 B)6和3 C)6和8 D)3和6 三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12) (1)、Y?ABC?ABD?CD?ABC?ACD?ACD

(2)、Y?A?C?D?ABCD?ABCD,给定约束条件为:ABCD?ABCD?ABCD?ABCD?ABCD?ABCD?0

四、证明(12)

(1)、(A?B?C)CD?(B?C)(ABD?BC)?1 (2)A?(C?D)?BCD?ACD?ABCD?A?C?D

- 11 -

长沙理工大学试卷

五、设计一位二进制全减器逻辑电路。(D=A-B-Ci,A:被减数,B:减数,Ci:借位输入,D:差,另有Co:借位输出)(16)

六、分析上图时序电路的逻辑功能。FF1,FF2和FF3是三个主从结构的JK触发器,下降沿动作,输入端悬空时和逻辑1状态等效。(20)

七、如图,用555定时器接成的施密特触发器电路中,试求:(16) 1)当Vcc=12V,而且没有外接控制电压时,VT+、VT-及ΔVT值。 2)当Vcc=9V,外接控制电压Vco=5V时,VT+、VT-及ΔVT值。

- 12 -