数字电路与逻辑设计试题及答案试卷A 联系客服

发布时间 : 星期二 文章数字电路与逻辑设计试题及答案试卷A更新完毕开始阅读e0edb52cbed126fff705cc1755270722192e5921

《数字集成电路基础》试题A

(考试时间:120分钟)

班级: 姓名: 学号: 成绩: 得 分 1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电

平常用 和 来表示。

2. 常用的BCD码有 、 、 等,常用的可靠性代码有 、 等。

3. 将十进制数45转换成8421码可得 。

4. 同步RS触发器的特性方程为Qn+1=__________;约束方程为 。 5. 数字电路按照是否有记忆功能通常可分为两类: 、 。 6. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位。

7.能将模拟信号转换成数字信号的电路,称为 ;而将能把数字信号转换成模拟信号的电路称为 。

8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。

9. 两片中规模集成电路10进制计数器串联后,最大计数容量为 位。 得 分 二、单项选择题(共 20分)

1. 对于四位二进制译码器,其相应的输出端共有 。

A. 4个 B. 16个 C. 8个 D. 10个 2. 要实现Qn?1?Qn,JK 触发器的J、K取值应为 。

A. J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1

一、填空题(共20分)

3. 图2.1所示是 触发器的状态图。

A. SR B. D C. T D. Tˊ

4.在下列逻辑电路中,不是组合逻辑电路的有 。 A.译码器 B.编码器 C.全加器 D.寄存器

图2.1

5.欲使D触发器按Qn+1=Qn工作,应使输入D= 。

A. 0 B. 1 C. Q D. Q 6.多谐振荡器可产生 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波

7. N个触发器可以构成最大计数长度(进制数)为 的计数器。 A.N B.2N C.N2 D.2N 8.随机存取存储器具有 功能。

A.读/写 B.无读/写 C.只读 D.只写

9.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容 。 A.全部改变 B.全部为0 C.不可预料 D.保持不变 10. 555定时器构成施密特触发器时,其回差电压为 。 A.VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC 得 分 三、设计题 (共20分)

1、有一水箱由大、小两台水泵ML和MS供水,如图3.1所示,箱中设置了3个水位检测元件A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时MS单独工作;水位低于B点而高于A点时ML单独工作;水位低于A点时ML和MS同时工作。试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

得 分 四、简答题(共10分)

MS A B C 图3.1

VCC电源(8)RD复位(4)ML 控制电压(5)555定时器的电气原理图5kΩC1所示,当5脚悬空时,比5kΩG1(3)vIC如图vI1(6)4.1阈值输入R&&较器C1和C2的比较电压分别为&vO2触发输入Vcc3,vI2(2)和Vcc。问: 135kΩC2SvO21T(1)当vI1>Vcc,vI2>Vcc时,比较器 C1输出低电平,C2输出高电平,基本RS触发器 放电端33(7)(置0\\置1\\状态不变),放电三极管T导通,输出端vO为低电平。 2313(1)(a)图(2)当vI1

(3)当vI1Vcc时,比较器 C1输出 ,C2输出 ,即基本触发器 (置0\\置1\\状态不变),电路亦保持原状态不变。 得 分 五、分析作图题(共30分)

1、设主从JK触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J、K的波形图如图5.1,(1)写出JK触发器的特性方程式;(2)画出输出Q的波形图。(10%)

图35.1 42、74161集成计数器功能真值表如表5.15.2所示,(1)利用反25所示,其惯用符号如图61馈复位法将其构成十进制计数器;(2)利用反馈预置法将其构 成8进制计数器。(20%)

JKQCP2313表5.1 输 入 LD P T A B C D QA 输 出 QB QC QD CP Cr × ↑ × × ↑ 0 1 1 1 1 × 0 1 1 1 × × 0 × 1 × × × 0 1 × A × × × × B × × × × C × × × × D × × × 0 A 0 B 0 C 0 D 保 持 保 持 计 数 T QA QB QC QD 一、填空题(每空1分,共20分) P QO 1、时间;数值;0;1 74161 CP 5421BCD;余3码;格雷码;奇偶校验码

2、8421BCD;3、01000101 Cr LD A B 4、S?RQn;R?S?0 5、组合逻辑电路;时序逻辑电路 6、3位

图5.2

7、A/D;D/A 8、同步;异步 9、100

《数字集成电路基础》试题A 评分标准

C D 二、单项选择题(每题2分,共 20分)

1 B 2 D 3 C 4 D 5 D 6 B 7 D 8 A 9 D 10 D 三、设计题 (共20分)

解:一、列出满足逻辑要求的真值表并化简(化简方法可多种自选)

A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 MS 0 1 X 0 X X X 1 ML 0 0 X 1 X X X 1 化简得 MS?A?BC ML?B

二、作出逻辑电路图

A C & ≥1 Ms

四、简答题(每题2分,共10分)

(1)置0;(2)置1;(3)高电平;高电平;状态不变

五、分析作图题(共30分)

1、共10分

(1)

(2) 2、共20分

1写出S10的二进制代码为 解:(1)○

SN=S10=1010

2写出反馈归零函数,由于74161的异步置0信号为低电平0,因此 ○

3画连线图 ○1写出SN-1的二进制代码为 (2)○“& SN=S8-1=0111 T QA , QB 2写出反馈归零函数 ○

P CP QC QD 方法一:从0开始计数 LD?QD?QC?QBQ O 74161 N 方法二:从C1000开始计数15=1111LA,取状态BSCD时,QC=1,经非门得LD?QC?0

r D 3画连线图 ○

“X X X X 方法一: “图5.2 1 方法二:

“T P QA QB QC QD N N QO 74161 CP T QA QB QC QD CLD A B C D P r QO 74161 CP “Cr “1 LD A图5.2 B 0 0 C 0 D 1 图5.2