第5章 CPU的结构和功能 习题 联系客服

发布时间 : 星期二 文章第5章 CPU的结构和功能 习题更新完毕开始阅读f13c3fbe195f312b3169a58c

第5章 CPU的结构和功能

一.判断题

1.一个指令周期由若干个机器周期组成。

2.非访内指令不需从内存中取操作数,也不需将目的操作数存放到内存,因此这类指令的执行不需地址寄存器参与。

3.组合逻辑控制器比微程序控制器的速度快。

4.流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响指令的执行。

5.微程序控制控制方式与硬布线控制方式相比,最大的优点是提高了指令的执行速度。 6.微程序控制器中的控制存储器可用PROM、EPROM或闪存实现。

7.指令周期是指人CPU从主存取出一条指令开始到执行这条指令完成所需的时间。 8.控制存储器是用来存放微程序的存储器,它比主存储器速度快。 二.选择题

1.CPU组成中不包括 。

A.指令寄存器 B.地址寄存器 C.指令译码器 D.地址译码器 2.程序计数器PC在 中。

A.运算器 B.控制器 C.存储器 D.I/O接口 3.计算机主频的周期是指 。

A.指令周期 B.时钟周期 C.CPU周期 D.存取周期 4.CPU内通用寄存器的位数取决于 。

A.存储器容量 B.机器字长 C.指令的长度 D.CPU的管脚数 5.以硬布线方式构成的控制器也叫 。

A.组合逻辑型控制器 B.微程序控制器 C.存储逻辑型控制器 D.运算器 6.一个节拍脉冲持续的时间长短是 。

A.指令周期 B.机器周期 C.时钟周期 D.以上都不是

7.直接转移指令的功能是将指令中的地址代码送入 。

A.累加器 B.地址寄存器 C.PC D.存储器 8.状态寄存器用来存放 。

A.算术运算结果 B.逻辑运算结果

C.运算类型 D.算术、逻辑运算及测试指令的结果状态 9.微程序放在 中。

A.指令寄存器 B.RAM C.控制存储器 D.内存

10.某寄存器中的值有时是地址,这只有计算机的 才能识别它。

A.译码器 B.判断程序 C.指令 D.时序信号

1

11.微程序控制器中,机器指令与微指令的关系是________。 A. 每一条机器指令由一条微指令执行

B. 每一条机器指令由一段用微指令编成的微程序来解释执行 C. 一段机器指令组成的程序可由一条微指令来执行

D. 一条微指令由若干条机器指令组成 12.微指令格式分成水平型和垂直型,前者的位数 ,用它编写的微程序 。

A.较少 B.较多 C.较长 D.较短 13.异步控制常作为 的主要控制方式。

A. 单总线计算机结构计算机中访问主存和外部设备时 B. 微型机的CPU控制中 C.组合逻辑的CPU控制中

D. 微程序控制器中

14.与微指令的执行周期对应的是 。

A.指令周期 B.机器周期 C.节拍周期 D.时钟周期 三.填空题

1.目前的CPU包括 , 和CACHE(一级)。 答:运算器,控制器。

2.CPU中保存当前正在执行的指令的寄存器为 ,保存下一条指令地址的寄存器为 。

答:指令寄存器IR,程序计数器PC。

3.CPU从主存取出一条指令并执行该指令的时间叫 ,它常用若干个 来表示,而后者又包含若干个 。 答:指令周期,机器周期,时钟周期。 4.在程序执行过程中,控制器控制计算机的运行总是处于 、分析指令和 的循环之中。

答:取指令,执行指令。

5.微程序入口地址是 根据指令的 产生的。 答:译码器,操作码。

6.微程序控制器的核心部件是 ,它一般用 构成。 答:控制存储器,只读存储器。

7.任何指令的第一个周期一定是 。 答:取指令。

8.一条机器指令的执行可与一段微指令构成的 相对应,微指令可由一系列 组成。

答:微程序,微命令。

9.在同一微周期中 的微命令叫互斥的微命令;在同一微周期中 的微命令叫相容的微命令。显然, 不能放在一起译码。

答:不可能同时出现,可以同时出现,相容的微命令。

10.在微程序控制器中,时序信号比较简单,一般采用 。 答:同步控制。 四、综合题

1. 什么是指令周期?指令周期是否有一个固定值?为什么?

2

解:指令周期是指一条指令从开始取指令直到指令执行完这段时间。

由于计算机中各种指令执行所需的时间差异很大,因此为了提高CPU运行效率,即使在同步控制的机器中,不同指令的指令周期长度都是不一致的,也就是说指令周期对于不同的指令来说不是一个固定值。

2. 设 CPU内有下列部件:PC、IR、SP、AC、MAR、MDR 和 CU,要求:

(1)写出完成间接寻址的取数指令 LDA @X(将主存某单元的内容取至 AC 中)的信息流。

(2)写出中断周期的信息流。 解:

(1)完成间接寻址的取数指令包括取指、间址和执行三个阶段。 取指阶段的信息流:

PC → MAR → 地址线 CU发出读存储器命令

M → 数据线 → MDR → IR 至此指令读至 IR OP(IR) → CU 指令操作码送 CU分析 (PC) +1 → PC 形成下一条指令地址 间址阶段的信息流:

MDR(或 IR)的地址码字段 → MAR → 地址线 CU发出读存储器命令

M → 数据线 → MDR 至此有效地址读至 MDR 执行阶段的信息流

MDR → MAR → 地址线 CU发出读存储器命令

M → 数据线 → MDR → AC 至此数据读至 AC 中 (2)中断周期的信息流

在中断周期内需将程序断点(在 PC 中)保存起来,通常把断点存入堆栈。假设进栈操作是先修改堆栈指针,后存入数据,具体可描述为:

CU控制 (SP) ? 1 → SP → MAR → 地址线 ? CU发出写存储器命令 ?

PC → MDR → 数据线 → 存储器 ?

CU将向量地址(硬件向量法)或中断识别程序入口地址(软件查询法)→ PC

3.中断周期前是什么阶段?中断周期后又是什么阶段?在中断周期CPU应完成什么操作? 答:从CPU机器周期的时序层次来看,中断周期前是指令的执行阶段。中断周期后是取指令阶段。在中断周期CPU应完成关中断、保存断点和转中断服务程序入口三个操作。 4.计算机为了管理中断,在硬件上通常有哪些设置?各有何作用?对指令系统有何考虑?

解:计算机为了管理中断,在硬件上设有专门处理中断的机构——中断系统。它通常包括:中断请求寄存器、中断优先级排队器、向量编码器、中断允许触发器(EINT)、中断标记触发器(INT)、中断屏蔽触发器(寄存器)等。功能如下:

中断请求寄存器——对中断源发来的一过性中断请求信号进行登记;

中断优先级排队器——对同时提出的多个中断请求信号进行裁决,选出一个最紧迫的进行响应;

向量编码器——向量中断时,用来产生向量地址;

3

中断允许触发器(EINT)——CPU中的中断总开关,完成开、关中断状态的设置; 中断标记触发器(INT)——用来建立中断周期状态。INT=1,表示进入中断周期,即开始执行中断隐指令;

中断屏蔽触发器——对于可屏蔽的中断源进行开、关中断操作,可视为各中断源的中断分开关;

采用程序中断技术时,指令系统中往往有相关指令支持。常见的指令有:开中断、关中断、中断返回等。 5.在中断系统中,INTR、INT、EINT这三个触发器各有何作用?

解:INTR——中断请求触发器,用来登记中断源发出的随机性中断请求信号,以便为CPU查询中断及中断排队判优线路提供稳定的中断请求信号;

EINT——中断允许触发器,CPU中的中断总开关。当EINT=1时,表示允许中断(开中断),当EINT=0时,表示禁止中断(关中断)。其状态可由开、关中断等指令设置; INT——中断标记触发器,控制器时序系统中周期状态分配电路的一部分,表示中断周期标记。当INT=1时,进入中断周期,执行中断隐指令的操作。 6.设某机有五个中断源L0、L1、L2、 L3、L4,按中断响应的优先次序由高向低排序为L0?L1 ?L2 ?L3 ?L4,现要求中断处理次序改为L1?L4 ?L2 ?L0 ?L3,根据下面的格式,写出各中断源的屏蔽字。

7.

设某机配有A、B、C三台设备,其优先级按A→B→C降序排列,为改变中断处理次序,它们的中断屏蔽字设置如下: 设备 A B C 屏蔽字 11 1 010 011

请按下图所示时间轴给出的设备请求中断的时刻,画出CPU执行程序的轨迹。设A、B、C中断服务程序的执行时间均为20?s。

A服务

B服务

C服务

行 程 序 0 10 20 30 40 50 60 70 80 90 t(μs) 现

? ? ?

A请求 B请求 C请求

8. 什么是指令周期、机器周期和时钟周期?三者有何关系?

解:指令周期是 CPU取出并执行一条指令所需的全部时间,即完成一条指令的时间。机器周期是所有指令执行过程中的一个基准时间,通常以存取周期作为机器周期。时钟周期是机器主频的倒数,也可称为节拍,它是控制计算机操作的最小单位时间。

一个指令周期包含若干个机器周期,一个机器周期又包含若干个时钟周期,每个指令周

4