长理数字电子技术基础试卷数电试卷 10) 联系客服

发布时间 : 星期三 文章长理数字电子技术基础试卷数电试卷 10)更新完毕开始阅读fc14f7b5657d27284b73f242336c1eb91b37336b

.

五、证明下列逻辑恒等式(方法不限)(15) (1)、AB?B?AB?A?B

(2)、(A?B?C)CD?(B?C)(ABD?BC)?1

(3)、ABCD?ABCD?ABCD?ABCD?AC?AC?BD?BD

六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。(74LS138:输入A2、A1、A0;输出Y7…Y0)(15)Y1?ACY2?ABC?ABC?BCY3?BC?ABC 七、分析如下时序电路的逻辑功能,写出电路的驱状态方程和输出方程,画出电路的状态转换图。

.

动方程、(20)

.

八、试叙述施密特触发器的工作特点及主要用途。(10)

数字电子技术试卷(09) 三、数制转换(10): 1、(1.01011111)2=( )16=( )10 2、(10.00)16=( )2=( )10 3、(0.39)10=( )16

4、(+00110B)原码=( )反码=( )补码 5、(-1101B)原码=( )反码=( 二、选择填空题(15)

1)、同步计数器是指——的计数器。

A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。 C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。

.

)2=(

)补码

.

2)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。 A)10、1 B)10、2 C)10、4 D)10、8

3)、若四位同步二进制计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为——。 A)0111 B)0110 C)1000 D)0011 4)、若四位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是——。 A)0011 B)1011 C)1101 D)1010

5)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。 A)状态转换图 B)特性方程 C)卡诺图 D)数理方程

三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10)

(1)、(2)、

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)

(1)、Y?ABC?AB?AD?C?BD

(2)、Y(A,B,C)=Σ(m0,m1,m2,m4),给定约束条件为:m3+m5+m6+m7=0

五、证明下列逻辑恒等式(方法不限)(10) (1)、AB?B?AB?A?B

(2)、(A?C)(B?D)(B?D)?AB?BC

六、试用四位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的四位二进制数相加,而M=1时它将两个输入的四位二进制数相减。允许附加必要的门电路。(74LS283:输入变量A(A3A2A1A0)、B(B3B2B1B0)及CI,输出变量S(S3S2S1S0)及CO)(15)

七、对某同步时序电路,已知状态表如下表所示,若电路的初始状态Q1Q0=00,输入信号波形如图所示,试画出Q1、Q0的波形(设触发器响应于负跳变)(15)。

0 1 CP Q1n?1Q0n?1/Z X

QQ X

00 01/1 11/1

01 10/0 10/0

10 10/0 11/0

11 01/1 00/1

n1n0.

.

八、在图所示的权电阻网络D/A转换器中,若取VREF=5V,试求当输入数字量为d3d2d1d0=0101时输出电压的大小(15)。

.